|
”이 되는 소자. 회로도에서는
&기호로 나타내어진다.
(옆그림이 And 게이트를 나타낸 그림이다)
-or 게이트
자동제어에서 논리회로의 하나이며 몇 개의 입력신호 중에서 그중 어느 하나만
의 값이 \"1\"이 되면 출력신호가 \"1\"이 되는 회로이다.
|
- 페이지 8페이지
- 가격 8,400원
- 등록일 2015.04.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
전기전자회로실험
- 실험6. 논리조합회로의 설계 -
1.개요
◎ 논리게이트 조합으로 복잡한 논리적 함수관계 구현 및 불필요하게 복잡한 논리를 단순화 시키는 K-map 응용 방법을 익히고 don’t care 조건을 다루는 예를 실습한다.
◎ 조
|
- 페이지 35페이지
- 가격 3,000원
- 등록일 2012.11.01
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로
여러 곳에 클록 신호를 보내는 용도에 사용
4. 순서 논리회로
플리플롭과 게이트들로 구성되고, 회로 내부에 기억 소자를 가지고 있어서 입력값과 기억소자의 상태에 따라 출력 값이 결정되는 논리회로
1) 플리플롭(Flip-Flop)
1비트의 정
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
기 위한 용도로 사용하는 회로
■ n 비트 레지스터는 n 비트의 2 진 정보를 저장하기 위한 n개의 풀리풀롭과 데이터 처리를 위한 조합 논리 회로로 구성
■ 레지스터 예
[그림] 4 비트 레지스터
① 시프트 레지스터(shift register)
- 클럭 펄스에
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2013.05.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로도를 설계하는 것이 끝이 아니라 그 외의 많은 복합적인 요소들에서도 많은 깨달음이 있었던 첫 프로젝트였다. 두 번째 프로젝트에서는 좀 더 완벽한 실험을 해 보이겠다.
논리회로실험 및 설계 보고서
프로젝트1
(교통신호등)
제출일: 20
|
- 페이지 4페이지
- 가격 3,360원
- 등록일 2012.10.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Report
( 논리회로 실험 트랜지스터 증폭기의 기본 구조와 특성 총체적 조사분석 )
목 차
1. 진법변환문제 및 논리회로 작성
(1) 실험 1-1-1에서 구한 전류 이득 값을 이용하여 이론값을 구하고, 실험 및 앞에서 구한 계 산 결과와 비교한다.
(2) 실험
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2012.05.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
, 이에 상응하는 논리적의 논리화 형태(AND-OR)의 논리회로를 74LS04, 74LS08, 74LS32로 그림 4-7에 그려 넣는다.
(4)실험 4
그림 4-7의 논리회로를 구성하고, 표 4-6의 입력을 가한 때의 출력을 측정하여 해당란에 기입한다. 단, 회로를 구성할 때 A, B, C의
|
- 페이지 3페이지
- 가격 800원
- 등록일 2011.05.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 부정의 논리식으로 표현한다.
NOT 게이트를 스위치 회로로 구성하면 그림 3-17과 같고, 트랜지스터는 한 개가 곧 바로 NOT 게이트가 되므로 그림 3-18과 같다.
스위치 회로는 스위치 A를 누르고 있는 동안 접점이 열리도록 회로를 구성하였
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2010.02.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
보수 (Complement)
보수의 이용: 회로구성이 간단
덧셈회로만으로 뺄셈과정을 간단히하고 논리적 처리가 쉬움
정수N (n자리수, 기수R)에 대하여
보수 = Rn-N
R-1의 보수 = Rn-N-1
2. 부호의 코드화
BCD 코드
(Binary Coded Decimal)
그레이 코드(Gray
|
- 페이지 73페이지
- 가격 3,000원
- 등록일 2011.09.05
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로의 진리값표
( 표 5 ) 부논리의 AND회로의 진리값표
입 력 1
입 력 2
출 력
1
1
1
1
0
0
0
1
0
0
0
0
6. 스레시홀드
(그림 1)~(그림 3)의 논리회로에서는 0을 0V, 1을 5V로 하여 설명하였지만, 실제로 트랜지스터나 다이오드를 사용한 회로에서는 0으로
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.03.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|