• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 3,159건

회로를 설계하시오. F(A,B,C) = BC A 00 01 11 10 0 0 1 3 2 1 4 5 7 6 EPI1 = = BC EPI2 = = AC EPI3 = = AB F(A,B,C) = = EPI1 +EPI2 +EPI3 = BC + AC + AB A B C V 3.3 다음의 논리함수들을 SOP와 POS의 형태로 간략화 하시오. Input variable Minterm Maxterm Output a b c Term Designation Term Designati
  • 페이지 9페이지
  • 가격 500원
  • 등록일 2007.07.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
하여 비동기입력 프리세트와 클리어 입력을 갖는 SR 플립플롭을 설계하시오. sol) 6.8 그림 6.12의 2번과 6번 게이트의 입력에 비동기 입력인 클리어 단자를 연결하시오. sol) 6.9 두 클럭 전의 입력과 같은 출력을 갖는 동기 순서논리회로를 JK 플립
  • 페이지 9페이지
  • 가격 500원
  • 등록일 2007.07.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
메모리, 동적 메모리, PROM, EPROM 등을 조사하고, 제조회사와 모델명, 크기 등의 항목으로 정리하시오. 제조회사 모델명 크기 정적 메모리 SAMSUNG KM62256DLP-7 256K LG GM76C88AL-15 64K DALLAS DS1225Y-150 64K SAMWHA KM6865BP-20 1M 동적 메모리 SAMSUNG KM41C256P-7 256K HYUNDA
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2007.12.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에서 초기 상태가 상태 6 또는 7일 경우의 상태 천이 과정을 설명하시오. sol) A B C 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 A B C JA KA JB KB JC KC 0 0 0 X X X X 1 X 0 0 1 X X 1 X X 1 0 1 0 X X X X 1 X 0 1 1 1 X X 1 X 1 1 0 0 X X X X 1 X 1 0 1 X 1 0 X X 1 JA = 1 BC A 00 01 11 10 0 x x 1 x 1 x
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2007.12.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리 함수를 구하시오. (나) NOT 게이트, 2입력 AND 게이트, 2입력 OR 게이트를 이용하여 최소의 비용으로 회로 구현하기 위한 논리도를 그리시오. 단, AND 게이트와 OR 게이트의 가격은 F = B'C'+A'B'D = B'(C'+A'D) = B+(C'+A'D)' = B+(C(A'D)') = B+(C(A+D')) 동일하고
  • 페이지 12페이지
  • 가격 500원
  • 등록일 2006.05.22
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
(CC등이 켜진 상태) 될 경우에는 즉시 출력 전압을 0으로 내리고, 부하의 이상 유무와 5에서의 값을 점검해야 한다. 문제가 해결되면 6 또는 8부터 다시 시작한다. 10.부하에 제 2의 다른 전원이 연결되는 경우, 이 때 전압이 본 전원 공급기의 출
  • 페이지 2페이지
  • 가격 800원
  • 등록일 2003.10.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1. 설계 목표 VHDL으로 프로그램 작성 후 이를 알테라DE2 보드로 실현시킨다. 7-세그먼트를 통해 기본적인 시계기능을 100분의 1초를 만들어서 구현한다. 또한 시간을 분을 나타내는 기능 위에 스위치를 누르면 100분의 1초를 구현한다. 2. 설
  • 페이지 18페이지
  • 가격 2,000원
  • 등록일 2011.10.24
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
1 0100 0 0101 0 0110 1 0111 0 1000 0 1001 1 1010 X 1011 X 1100 X 1101 X 1110 X 1111 X BA DC 00 01 11 10 00 0 0 1 0 01 0 0 0 1 11 X X X X 10 0 1 X X 그림 8-6 3으로 나누어 떨어지는 BCD수에 대한 Karnaugh맵 맵으로부터 읽은 최소 SOP : X=AD+ABC+ABC AD ABC ABC 회로도 표 8-5의 실험결과 3 = 00
  • 페이지 7페이지
  • 가격 1,900원
  • 등록일 2011.12.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 모양이다. 따라서 클럭 펄스가 들어올때마다 출력이 바뀌게 되며, 이 관계가 그림 5(c)의 진리표에 표기되어 있다. 또 T플립플롭의 표시기호는 그림 5(b)와 같고 이때 T는 클럭펄스를 나타낸다. T Qn+1 0 1 Qn Qn (a) 회 로 (b) 표시기호 (c) 진리표
  • 페이지 7페이지
  • 가격 1,500원
  • 등록일 2011.11.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로기호 , 진리표 및 부울대수식 입력 출력 A B Y 0 0 0 0 1 1 1 0 1 1 1 0 자. 드모르간의 법칙 - 제1정리 : (A+B)' = A'*B' - 제2정리 : (A*B)' = A'+B' 차. 부울대수 - 영국의 수학자 부울의 이름에서 유래된 대수로서 부울대수를 이용하여 간략화 된 논리회로
  • 페이지 5페이지
  • 가격 1,500원
  • 등록일 2011.11.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top