|
트랜지스터라도 Saturation되기 때문에 = 으로 L이된다.
디지털 신호로만 따지면 여기서 끝날 수 있겠지만 오실로스코프를 통해 파형을 관찰한 결과 수치적으로
, 모두 5V일 때의 (6.40mV)이 둘 중 하나만 5V일 때의 (15.2mV)보다 작게 측정되었다. 그
|
- 페이지 4페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
logical shift의 결과값이다. right shift가 이루어진 후, MSB에 0이 추가된 것을 알 수 있다.
두 번째 결과값은 sign값이 1인, arithmetic shift의 결과값이다. right shift가 이루어진 후, MSB에 1이 추가된 것을 알 수 있다. 실험 ① 128 to 4 MUX의 시뮬레이션 결
|
- 페이지 3페이지
- 가격 2,000원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
logic diagram for a 74HC138 MSI CMOS circuit is given in Figure 3-35. Find the Boolean function for each of the outputs. Describe the circuit function carefully.
sol) [M.Morris MANO] 디지털 논리와 컴퓨터 설계 3장 연습문제
Logic and computer design fundamentals
3단원 연습문제입니다.
2
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2007.07.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
between all full adders by demonstrating that a 0 and a 1 can be propagated from C0 to C4.
Sol>
A
0
1
0
1
0
1
0
1
B
0
1
0
1
C0
S
0
1
2
1
2
3 [M.Morris MANO] 디지털 논리와 컴퓨터 설계 5장 연습문제
Logic and computer design fundamentals
5단원
2 6 10 14 18 22 26 번
연습문제입니다
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2007.07.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 신호를 다룸에 있어 인버터로 사용할 수 있다.
(2) NOR gate
입력 == 0V, ==5V 입력 =0V =5V, =5V =0V
▶ NOR gate 구성 회로이다. 시뮬레이션 파형의 위쪽 2개가 입력 아래쪽이 출력이다. 입력의 네 가지 경우에서 ==0V일 때만 , 모두 Cut off되어 출력이
|
- 페이지 4페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|