• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 6,923건

1 0100 0 0101 0 0110 1 0111 0 1000 0 1001 1 1010 X 1011 X 1100 X 1101 X 1110 X 1111 X BA DC 00 01 11 10 00 0 0 1 0 01 0 0 0 1 11 X X X X 10 0 1 X X 그림 8-6 3으로 나누어 떨어지는 BCD수에 대한 Karnaugh맵 맵으로부터 읽은 최소 SOP : X=AD+ABC+ABC AD ABC ABC 회로도 표 8-5의 실험결과 3 = 00
  • 페이지 7페이지
  • 가격 1,900원
  • 등록일 2011.12.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 모양이다. 따라서 클럭 펄스가 들어올때마다 출력이 바뀌게 되며, 이 관계가 그림 5(c)의 진리표에 표기되어 있다. 또 T플립플롭의 표시기호는 그림 5(b)와 같고 이때 T는 클럭펄스를 나타낸다. T Qn+1 0 1 Qn Qn (a) 회 로 (b) 표시기호 (c) 진리표
  • 페이지 7페이지
  • 가격 1,500원
  • 등록일 2011.11.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로기호 , 진리표 및 부울대수식 입력 출력 A B Y 0 0 0 0 1 1 1 0 1 1 1 0 자. 드모르간의 법칙 - 제1정리 : (A+B)' = A'*B' - 제2정리 : (A*B)' = A'+B' 차. 부울대수 - 영국의 수학자 부울의 이름에서 유래된 대수로서 부울대수를 이용하여 간략화 된 논리회로
  • 페이지 5페이지
  • 가격 1,500원
  • 등록일 2011.11.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
이러한 문제를 해결하기 위해 출력을 반전시켜 X가 LOW 논리 레벨로 LED를 켜도록 사용된다. 그림 8-5의 회로는 실험순서 3에서 나온 표현식을 구현한다. 하지만 출력은 전류를 공급하기보다는 수요하도록 반전되어 있다. 5. 그림 8-5의 회로는 단
  • 페이지 4페이지
  • 가격 1,900원
  • 등록일 2011.12.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
+ b′ bc a 0 1 00 1 1 01 1 1 11 1 0 10 1 0 East a b c ←G YG R 0 0 0 0 0 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 1 0 0 1 1 0 0 0 0 1 1 0 1 0 0 1 1 1 0 1 0 0 1 1 1 0 1 0 ←G = a b c′ , YG = a b c , R = a′ + b′ 1. 실험제목 2. 실험개요 3. 상태변화표 4. 상태변화표에 따른 카노맵 작
  • 페이지 2페이지
  • 가격 1,300원
  • 등록일 2007.04.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
요약 Clock divider를 이용하여 10M Hz 의 클록을 1 Hz 으로 출력을 만들어 회로에서 1sec를 카운트 한다. Time part에서 sec, min, hour를 차례대로 카운트해나간다. sec, min, hour에서 나오는 출력을 '47의 입력으로 받아 처리된 출력을 7-Sgm 으로 출력을 내보낸
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2007.10.09
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 시계를 설계하였다. 여태까지 했던 실습들은 vhdl코딩만 하고 자일링스 프로그램만 돌리면 끝이었는데 이번 실습부터는 실제 킷을 사용하여 결과물을 킷에 출력도 해보고 하는 것이라 처음에는 약간 어렵고 난해하였으나, 그동안 그래
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2010.01.18
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 시계 실습 때도 많이 헤맸었는데 이번 실습에서는 Vhdl Module파일이 3개나 되어서 처음에 소스코드를 작성하는데에 엄청나게 애를 먹었다. 또한, testbench를 시뮬레이션 돌렸을 때, 처음 파형에 unknown값이 있어서 계속 오류가 나는 줄 알고
  • 페이지 10페이지
  • 가격 2,500원
  • 등록일 2010.01.18
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
3장 연습문제풀이 3장 연습문제 풀이
  • 페이지 6페이지
  • 가격 1,500원
  • 등록일 2010.03.23
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
의 frequency를 얻을 수 있다. 회로를 디자인 할 때, logic works 4.0이라는 프로그램을 사용하였다. Step 1:State Diagram Step 2:Next-State Table Step 3:Flip-Flop Transition Table Step 4:Karnaugh Maps Step 5:Logic Expressions for Flip-Flop Inputs Step 6:Counter Implementation
  • 페이지 8페이지
  • 가격 3,000원
  • 등록일 2015.06.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top