|
SimUaid
디지털 회로를 분석을 위한 시뮬레이션 도구(ex. maxplusII, pspice)
(AND 게이트, Adder덧셈기)
좋은 회로 연결법
같은 node의 회로는 한 점에서 연결하는 것이 회로 분석에 도움이 됨
퀵 툴바 소개
새로 만들기
열기
저장
지우기
선택
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.05.24
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이 장에서는 앞에서 제작한 댄싱라이트, 뮤직하트, 디지털무드스타의 회로에 오디오 신호를 적외선 및 레이저, RF 무선으로 전송하는 방법을 소개한다. 실제 무선 전송의 회로에서는 정해진 규격의 코드를 전송하고 해독하는 과정의 회로가
|
- 페이지 27페이지
- 가격 3,000원
- 등록일 2010.02.22
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
수해지는 것을 뜻한다.
3. 실험재료 및 기자재
① 오실로스꼲(10:1 프로브 사용)
② 저주파 신호발생기
③ 디지털 회로시험기
④ 저항 (1/2W) : 4.7Ω, 470Ω
⑤ 커패시터 : 0.01㎌, 0.05㎌
⑥ 코일 : 10mH, 100mH
4. 실험내용
1) 공진주파수의 결정
① 그림 8-4
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2007.04.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에서 상당한 해를 메울 수 있다. 예를 들어, 많은 디지털 회로는 특정 범위내로 떨어지는 전압만을 다룰 수 있는 입력을 가지고 있다. 이러한 회로에서 특정 범위를 벗어나는 과도 전압이 회로에 생길 수 있다. 클리퍼는 이러한 과도 전압
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2008.04.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털 정보를 원하는 시각에 판독하여 등록하는 동작 또는 회로이다. 래치는 대부분 D 플립플롭으로 구성되었으며 입력 정보는클록 펄스의 상승 시각에서표본화되어 입력이 되고, 다음 클록 펄스까지 그 이후의 입력에 관계없이 출력이 보
|
- 페이지 9페이지
- 가격 9,660원
- 등록일 2014.05.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로에 의하여 이 활성영역에서 동작되도록 해야 한다. 그리고 포화 영역과 차단 영역은 스위칭 동작을 하는 디지털 회로나 펄스 회로에서 사용하는 영역이다.
iii. JFET의 동작
JFET에서 드레인 전류와 드레인-소스 사이의 전압을 정해진 조건을
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2008.04.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털 회로(혹은 스위칭 회로 : switching circuit)에 사용되는 모드이다. <표 3>에서 순방향 바이어스(forward bias)는 P 형에 (+)전압을 인가하고 N 형에 (-)전압을 인가하는 경우이고, 반대로 역방향 바이어스(reverse bias)는 P 형에 (-)전압을 인가하
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2008.04.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로는 매우 작다. 가장 간단한 방법은 들어오는 ASK 신호를 정류하고, 필터링하는 방법이다. 필터의 출력은 원래 데이터보다 완만한 형태이고, 수신부의 디지털 회로에 사용되기에는 부적합하다. 이를 극복하기 위해서는 필터의 출력이 전압
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2006.06.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
.
디코더 확장
두 개 이상의 디코더를 동일한 인에이블 입력에 연결해 하나의 커다란 디코더를 구성할 수 있다.
인코더
인코더는 디코더와 반대되는 동작을 수행하는 디지털 회로로서, 2n 개 입력값에 대해 N 개의 이진코드를 출력한다.
|
- 페이지 2페이지
- 가격 3,360원
- 등록일 2012.10.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 회로에서 발생할 수 있는
매우 짧은 기간 동안 나타나고, 사라지는 전압이나, 전류의 원하지 않는
노이즈 펄스이다.
즉, 회로도에서 VF3과 VF5의 출력값에 Nand gate를 지나 CLR의 입력값에
들어간다.
이때 VF3과 VF5의 출력값이 10번째의 펄
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2013.08.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|