|
Floating_Point_Adder
input, output, component 정의
각 단계(stage1~stage7)를 순차적으로 실행
stage_1 : Compare_Exponent
두 수의 지수를 비교 후 부호 비트, 지수 부분, 분수 부분을 결정하는 함수
두 입력 값의 지수 부분을 비교한다.
지수 부분이 큰 수를 out
|
- 페이지 50페이지
- 가격 3,000원
- 등록일 2008.04.28
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
부동소수점 데이타 형식(Floating Point Data Format)
컴퓨터에서 실수를 표현하는 방법으로 사용한다.
실수 표현 또는 숫자의 절대값이 매우 크거나 작아서 고정 소수점 데이타 형식으로 표시할 수 없는 경우에 사용한다.
부호, 지수부, 가수부로
|
- 페이지 11페이지
- 가격 6,500원
- 등록일 2013.08.14
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
가산기 (Full Adder)
디코더(Decoder)
인코더(Encoder)
조합 논리회로(combinational logic circuit)
전가산기 (Full Adder)
디코더(Decoder)
인코더(Encoder)
순서 논리회로
입력값과 회로의 현재 상태에 따라 출력값 결정
기억능력 갖고 있음
플립플롭(flip-flop
|
- 페이지 18페이지
- 가격 0원
- 등록일 2010.04.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가산기
- 연산의 기본이 합산
- 그림 8비트 가산기
- 6개의 제어 신호
. A : 가산기 선택 신호
. Cm : AC 정보의 컴플리먼트 제어
. DI : AC의 정보만으로 유너리 연산 제어
. Cc : 올림수의 컴플리먼트를 올림수 플래그로 제어
. Cr : 올림수를 0로
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2010.06.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
가산기 설계
A
B
입력
CARRY
SUM
출력
CARRY
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
module full_adder ( A, B, Cin, Sum, Cout );
input A, B, Cin; // 입력 신호는 A,B 그리고 Carry 입력신호 Cin
output Sum, Cout; // 출력 신호는 합 Sum과 생성되는 Carry C
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2005.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|