• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 3,759건

대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계하여라. 2-level AND-OR(NAND-NAND) logic 회로도 (4) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하여라. = + + + = = + + + = ( + ) + (+) = () + 다단계 조합 논리 회로도 (
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
0으로 변할 때)가 입력 전압이 1에서 0으로 변할 때(출력 전압이 0에서 1로 변할 때)보다 지연 시간이 더 길다. (4) 게이트를 사용하여 만든 2x4 디코더의 기능에 대해 설명하고, 그 정의에 따라 진리표를 만들고, 2x4 회로도를 설계하라. 디코더는
  • 페이지 3페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
11 10 00 0 0 0 0 01 0 1 1 0 11 0 1 1 1 10 0 1 0 1 00 01 11 10 00 0 1 0 0 01 0 1 0 0 11 1 1 1 1 10 0 0 0 0 00 01 11 10 00 0 0 0 1 01 0 0 0 1 11 1 0 1 0 10 1 0 1 0 00 01 11 10 00 0 0 1 1 01 0 0 1 1 11 1 0 1 1 10 1 0 1 1 00 01 11 10 00 0 1 1 1 01 0 1 1 0 11 0 0 1 0 10 0 0 1 0 00 01 11 10 00 1 0 0 1 01
  • 페이지 3페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
대해 자료 값을 조사하고 그 정의를 적어라. 74LS73 JK 플립플롭 회로도 및 시간값들 74S74 D 플립플롭 회로도 및 시간값들 Tsu Set up 시간. Sampling이 일어나기 전까지 입력이 올바로 인식되는 데 필요한 최소한의 시간 Th Hold 시간. Sampling이 일어난
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
리시오. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계하시오. 또한, Q1, Q2, Q3출력 신호에 LED를 연결하여 카운터의 상태에 따라 LED에 불이 들어오도록 회로도를 그리시오. 8진 비동기 카
  • 페이지 3페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
대로 주파수는 감소한다. RS1 : 10㏀ RS2 : 10㏀ 주기 : 240us 주파수 : 4.167kHz RS1 : 10㏀ RS2 : 20㏀ 주기 : 280us 주파수 : 3.571kHz C1 : 20n 주기 : 260us 주파수 : 3.846kHz C1의 값을 줄일수록 주기가 감소함을 알 수 있다. 반대로 주파수는 증가한다. C1 : 5n 주기 : 9
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
알 수 있다. FFT plot 발진 주파수 1.1668kHz에서 Loop gain Av = 14.455/15 = 0.963 (대략 1)이 됨을 알 수 있다. ▣ 그림 2와 같이 다이오드를 사용하여 Wien bridge 발진기를 안정화 할 수 있다. Wien bridge 발진기의 출력을 안정화하는데 다이오드가 어떤 역할을
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
때의 주기는 대략 69.32us이고, 주파수는 14425.85Hz이다. 따라서 Vco의 이득은 (21739.13-14425.85 / 5-2.5) = 2925.312 Hz/V 이다. (5)Loop Filter의 cutoff frequency (1/2πRC)가 높아질 경우와 낮아질 경우에, PLL 응답 특성의 변화를 예상하고 그 이유를 제시하시오. simula
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.04.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
대략 3ms부터 출력전압값이 증가하여 진동함을 알 수 있다. FFT plot 발진 주파수 1.1668kHz에서 Loop gain Av = 14.455/15 = 0.963 (대략 1)이 됨을 알 수 있다. ▣ 그림 2와 같이 다이오드를 사용하여 Wien bridge 발진기를 안정화 할 수 있다. Wien bridge 발진기의
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
대해 자료 값을 조사하고 그 정의를 적어라. 74LS73 JK 플립플롭 회로도 및 시간값들 74S74 D 플립플롭 회로도 및 시간값들 Tsu Set up 시간. Sampling이 일어나기 전까지 입력이 올바로 인식되는 데 필요한 최소한의 시간 Th Hold 시간. Sampling이 일어난
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top