|
- Robert L. Boylestad, LOUUS NASHELSKY 저
http://blog.naver.com/dolicom/10084139379 (그림 참조)
출력, 전달 특성
전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
http://blog.naver.com/dolicom/10084139379 (그림 참조)
|
- 페이지 2페이지
- 가격 500원
- 등록일 2011.06.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
tad, LOUUS NASHELSKY 저
http://cafe.naver.com/whduddn0317
컬렉터 특성
전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
http://naotow1.tistory.com/23154
알파, 베타
전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
|
- 페이지 2페이지
- 가격 500원
- 등록일 2011.06.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
er/100038196768
Electronic devices and Circuit theory 전자 회로
저항수치 읽는 법
http://blog.naver.com/ckmoo/140007543861
http://kr.blog.yahoo.com/jskccm/2477
Breadboard 사용법
http://pepsiman.tistory.com/122
|
- 페이지 2페이지
- 가격 500원
- 등록일 2011.06.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 - 기현철 저
http://blog.naver.com/earthshake/150029895540
병렬 구성
전자 회로 - Robert L. Boylestad, LOUUS NASHELSKY 저
전자 회로의 기초 - 김재요 저
http://blog.naver.com/earthshake/150029895540
http://pinkwink.kr/237 (1) 옴의 법칙
(2) 직렬 구성
(3) 병렬 구성
|
- 페이지 2페이지
- 가격 500원
- 등록일 2011.06.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
피드백 바이어스 포화 레벨
참고 문헌
이미터 바이어스
전자 회로-Robert L. Boylestad, LOUUS NASHELSKY저
http://blog.paran.com/qrp/35131739
컬렉터 바이어스
전자 회로-Robert L. Boylestad, LOUUS NASHELSKY저
http://blog.paran.com/qrp/35123634
|
- 페이지 2페이지
- 가격 500원
- 등록일 2011.06.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
결과를 이용하여 설명하라.
순방향 바이어스에서는 인가전압이 0.7V이상일때 많은 전류가 흐르게 된다.
(3)표 3-4에서 역방향 전류의 큰 변화가 있었는지 측정에서 얻어진 결과를 이용하여 설명하라.
큰변화가 없다.
이유는 눈사태항복이 일어
|
- 페이지 5페이지
- 가격 1,300원
- 등록일 2013.07.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
L): TTL/CMOS 논리회로의 입력파형으로 고정논리레벨을 갖는 파형을 인가할때 사용.
DC OFFSET(PULL): 출력신호에 양 또는 음의 DC 성분을 첨가할 수 있다.
OUTPUT: 주 출력이 출력 임피던스 50Ω으로 출력되는 BNC 단.
AMPLITUDE: 출력신호의 레벨을 0에서 -2
|
- 페이지 2페이지
- 가격 500원
- 등록일 2011.06.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
-소스 사이의 전압에서 드레인-소스 사이 전압의 변화가 드레인전류를 변화시키는 함수로서 이러한 곡선은 JFET드레인 특성곡선이라고 한다.
3. 그림 19-3의 곡선이 평평해지기 시작하는 점에서 구할 수 있는 것은?
(a) IDSS (b) VP (c) VGS(off) (d) 앞의
|
- 페이지 5페이지
- 가격 800원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로구성에서 입력저항은
이고, 전압이득은 이면
로서 항상 1보다 작음을 알 수 있다. 또한 출력저항은 등가회로부터 를 구하여 얻을 수 있는데, 이면
로 주어진다.
3. 시뮬레이션
(1) 회로도
(2) 시뮬레이션 결과
(3) 실험 회로
(4) 1K Hz
(5) 10K Hz
(6
|
- 페이지 10페이지
- 가격 1,300원
- 등록일 2009.03.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
수동필터와 같다고 할 수 있다.
실험 방법에서와 같이 저항과 커패시터의 위치만 바꿈으로 해서 저역 필터와 고역 필터를 만들 수 있었고, 각 소자의 크기를 조절하여 0점과 3dB frequency의 위치를 조절 할 수 있었다.
4. 결과 및 토의
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2009.03.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|