|
회로 >
2. 이론
◆디지털 입력소자
◆반가산기
< 논리회로 > < 시뮬레이션 >
◆전가산기
< 논리회로 > < 시뮬레이션 >
◆AND, NOT, OR, XOR, XNOR
< AND 논리회로 및 진리표 > < NOT 논리회로 및 진리표 >
< OR 논리회로 및 진리
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2011.05.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
조합회로 설계방법과는 다른 어떤 직관적인 회로설계 방법을 찾아보자.
앞에서 설계했던 그림 4의 4비트 이진병렬가산기는 4비트로 구성된 이진수 2개를 입력으로 받아 덧셈을 수행하는 회로였다. 만일 이 이진병렬가산기의 입력에 각각 BCD
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2008.12.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전가산기 회로를 만들어 실험했다. 전가산기는 하위 자리에서 발생한 자리올림수를 포함하여 덧셈을 수행하는 것이며, 3개의 2진수 입력과 2개의 출력을 가지는 논리회로이다. 전가산기에서 3개의 2진수 입력은 2개의 입력인 A와 B이고, 나머지
|
- 페이지 29페이지
- 가격 3,000원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
조합논리회로의 설계의 실례로 덧셈기(가산기)의 회로를 구현해 본다. 반가산기와 전가산기의 기본동작 이해 및 실제 회로설계에 적용하여 논리회로를 다루는 능력을 배양한다.
2. 논리회로와 단순화
◎ 논리게이트의 조합
조합
|
- 페이지 35페이지
- 가격 3,000원
- 등록일 2012.11.01
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 목적
조합논리 회로의 설계 방법을 이해하고 조합논리회로의 한 예로 가산기 회로를 설계한다.
2. 설계실습 계획서
10-3-1 3.1.1 전가산기 설계
(A) 전가산기에 대한 진리표를 작성하여라
≪ 표 ≫
(B) Karnaugh 맵을 이용하여 간소
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2015.07.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|