• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 135건

기본적인 지식을 익힐 수 있었다. - IC 응용 및 설계, 이영훈 저, 상학당. - IC 응용설계 및 실험, 이영훈 저, 상학당. - 전자통신전공실험, 김인태 저, 상학당. - Electronic Fumdamentals & Applications, Englewood Cliffs, Ryder John D 저. 1. HD74HC00P(Quad. 2-input NAND Gate
  • 페이지 15페이지
  • 가격 2,300원
  • 등록일 2012.04.01
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
RS Flip Flop : 출력이 결정되면 유지되므로, 래치회로라고도 한다. - D Flip Flop : 인버터(NOT게이트)를 양단에 부가, 래치회로 및 시프트 레지스터 회로에 이용. - JK Flip Flop : J와 K가 1이면 현 상태가 반전되어 출력. 토글링 및 레이싱 유발. - T Flip Flop
  • 페이지 7페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
플립 플롭이나 R-S 플릅 플롭 으로도 시프트 레지스터를 구성할 수 있지 않을까? 라는 추측도 해보 았다. <자료> 74LS74, 74LS76의 핀 배열과 기능 J, K : DATA INPUT CK : CLOCK INPUT PR : PRESET(SET ALL Q=1) CLR : CLEAR(SET ALL Q=0) GND : GROUND VCC : INPUT VOLTAGE(+5V) D :
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2005.03.29
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
트리거 터미널 : 플립 플롭의 SET 및 RESET 전환을 담당. 트리거 핀의 입력이 VCC의 1/3이 되면 출력이 높아지고 타이밍 간격이 시작됨. 3번 핀 - 출력 터미널 : 출력 파형을 확인할 수 있음. 4번 핀 - 리셋 터미널 : 이 핀의 음의 펄스는 타이머를 비
  • 페이지 9페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
에지에서 다음 신호의 HIGH, LOW가 바뀌는 것을 알 수 있었다. 실험 (3) * 회로 동작 설명 위의 회로에서 스위치를 입력 b단자에 연결하면 74164 입력 A에 0이 입력되고 이 입력이 클록펄스의 상승 에지마다 입력 A에 들어온 데이터가 클록펄스의 주
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2015.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1. 목적 가. 기억소자의 기본 원리를 이해한다. 나. 순차논리회로의 기본 소자인 래치와 플립플롭을 종류(RS, D, JK, T)별로 소개하고 이들의 기본 동작, 회로 구성 및 기능표를 이해한다. 2. 이론 디지털 회로는 조합회로와 순차회로로 구분할
  • 페이지 8페이지
  • 가격 1,500원
  • 등록일 2021.01.07
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
에지서만 출력이 변한다. 어떤 응용에서는 비동기 클리어 기능을 요구하기도 하는데, 74LS161에서도 그 기능을 제공한다. ’161은 ‘163 과 핀배치가 같으나, /CLR 입력은 내부 플립플롭의 비동기 클리어입력들에 직접 연결되어 있다. 5. 참고 문헌
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2010.04.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
플롭은 한 비트의 데이터( 1또는0)를 저장할 때 매우 유요하게 사용됩니다. D 플립-플롭은 클록과 하나의 입력만을 갖고 있습니다. 클록 펄스가 공급될 때 D입력이 HIGH이면 플립-플롭은 SET되며, D입력의 HIGH는 클록 펄스의 포지티브-고잉 에지에
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2006.05.29
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
PR과 CLR입력을 적당히 사용하여 카운터를 1010의 상태로 맞추시오. FF 4의 상태가 카운터 상태의 첫 번째 비트를 나타낸다는 것을 주의하시오. (1010 ----> FF 4) (d) CRO(INT TRIGGER)를 사용하여 4개 플립플롭들의 출력 Q를 측정하시오. 이 결과는 실험
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
JK-FF를 이용하여 회로를 구성한다. CLR을 Low에서 High로 출력을 clear하고, 전체의 플립플롭이 reset되었는지 확인한다. CP를 순차적으로 인가해 가면서 지시된 점의 전압을 측정하여 표에 기입하고, 동작특성은 타이밍도에 기록한다. ① 논리회로
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2011.05.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top