|
회로도).
(2) 링 카운터와 존슨 카운터의 동작 특성을 서로 비교하라.
링 카운터
임의의 시간에 하나의 플립플롭만 세트되고, 나머지 플립플롭은 모두 클리어되
는 순환식 시프트 레지스터. 단일 비트가 한 플립플롭에서 다른 것으로 이동.
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.11.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에서 인버팅 역할(high -> low, low -> high)
NAND Gate(HCF4011)
-TTL회로에서 4개의 NAND Gate를 제공한다.
BCD Counter(MC14553)
-클럭의 변화로 카운팅을 하여 거리를 측정하는 데 사용한다.
3-Digit Decoder(4511)
-BCD Digit를 Decoding하는 역할로 거리 표시에
|
- 페이지 23페이지
- 가격 3,000원
- 등록일 2006.01.03
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로
보수기 - 뺄셈을 할 때 사용되는 보수를 만들어 주는 회로
기억 레지스터 - 주기억 장치로 보낸 데이터를 일시적으로 기억
데이터 레지스터 - 연산에 사용할 데이터를 일시적으로 기억
상태 레지스터 - 연산실행 결과의 양수와 음수,
|
- 페이지 45페이지
- 가격 3,000원
- 등록일 2007.01.29
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로의 기본 블록인 논리 게이트와 플립플롭을 구성하는 데 필수적이다. 이로 인해 트랜지스터는 컴퓨터 및 다양한 전자기기에서 정보를 처리하는 데 있어 중추적인 역할을 한다. 이러한 기초 전자 부품들은 서로 연결되어 복잡한 회로를 구
|
- 페이지 4페이지
- 가격 3,200원
- 등록일 2025.04.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로의 Reset 여부를 관장
특정 Sequence에서 Low 펄스를 발생시켜 카운터를 Clear
74HC76 (J-K 플립플롭)
특성 : 1. 제어 신호가 인가되었을 때 상태를 변화시킴
2. 입력신호가 차단된 다음에도 그 상태로 남아 있기 때문에 입력
|
- 페이지 19페이지
- 가격 2,000원
- 등록일 2014.01.15
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
이용하여 Negative set 및 reset 기능이 있는 D-FF를 가지고 비동기 MOD3인 2진 카운터를
설계하여라.
문제 3. 3-비트 레지스터로부터 j-k 플립플롭으로 만든 3-비트 레지스터로 병렬 비동기 방식으로 데이터를 전송하는 회로를 설계하라. 없음
|
- 페이지 2페이지
- 가격 3,360원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
플립플롭 들이 낫설지 않고 친숙해진 느낌이다.
브레드보드에서는 초, 분, 시간 리셋을 한번에 모아서 했는데 기판에서도 똑같이 시도 해봤지만 클럭이 넘어가지 않는 오작동을 했다. 그래서 초, 분, 시간을 따로 리셋 기능하도록 세 개의 각
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2010.07.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로는 7495 shift register를 사용했는데 shift register란 저장되어 있는 이진 정보를 단방향 또는 양방향으로 이동시킬 수 있는 것으로 shift register의 각 플립플롭들은 각각의 입력과 출력이 연쇄적으로 연결되어 공통의 클럭펄스가 다음 상태로의
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2011.11.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
버리게 됩니다. 따라서 래치 회로는 입력 SR=11을 인가하지 않는다는 조건하에 사용하여야 합니다. 만약 래치가 nand 로 구성된 래치라면 00 을 인가하면 안됩니다.
Pspice의 예시 실험 목표
사용 부품
관련 이론
실험 순서
용어 정리
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
RS 플리플롭, D 플리플롭, JK 플리플롭, T 플리플롭
2) RS 플리플롭 S(Set), R(Reset), C(Clock)의 입력과 Q,Q'의 출력을 가짐 클록 C에 신호가 들어오지 않으면 S나 R의 입력의 값에 관계없이 출력은 변화가 없음 Q(t)는 현재 상태의 출력값을 Q(t+1)은 클록
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|