|
실험내용
1. Multisim software 설치\
2. 1bit Full Adder 회로의 동작을 이용하여 확인.
- 준비된 진리표와 일치하는지 확인
- 결과 화면 캡쳐
3. 4Bit Adder-Subtractor회로 설계 : 참고문헌 참조
- Binary Full Adder 이용
S=0 : Adder 기능
S=1 : Subtractor
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.04.17
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털 16Bit 데이터를 입력 받아 파형을 출력하며, 논리 신호의 상태나 Timing 분석 등을 수행한다. 서론
(1)multisim 이란?
(2)multisim 메뉴얼 및 사용법
조합회로 설계
(1)1Bit Full adder 의 설계
(2)카노맵 작성
(3)Boolean식
실험내용
참고문
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2010.04.17
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
4bit sequence를 정의: 최대 16개의 state를 표현
가능
(1) state diagram의 작성
(2) Synchronous counter 타입으로 설계
- D flip flop을 이용한 state table 작성
- 출력변수: 초기상태로 복귀하는 경우 1로 할당
(3) Load, Count 단자를 포함한 회로로 설계
1. multiSIM
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2010.04.17
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
(1) Sequence Recognizer 설계
- 인식해야 할 4bit sequence를 정의
(2) 테스트 데이터 준비:
(3) multiSIM 을 이용하여 sequence recognizer 회로 작성
- 실험계획서에 따라 회로 작성
- Logic converter의 활용하여 Boolean 식 확인
- D flip flop을 이용하여 회로 설계
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.04.17
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
simulation된다는 것을 이해했다.
8.참고문헌
(1) Fundamentals of Digital Logic with VHDL Design second edition, Stephen Brown, 2005
(2) http://cafe.naver.com/carroty.cafe
(3) http://blog.naver.com/nowcafe?Redirect=Log&logNo=20016488913 1. 제목
2. 개요
3. 이론
4. 설계과정
5. VHDL Code
6
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.08.07
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|