|
연산과 상관없이 NOT gate연산
과 같은 결과가 나온다.
10. NAND, NOR gate
10.1 NAND gate만 이용하여 만든 NOR gate
A
B
1
1
0
1
0
0
0
1
0
0
0
1
10.2 NOR gate만 이용하여 만든 NAND gate
A
B
1
1
0
1
0
1
0
1
1
0
0
1
결과
결과 : NAND, NOR gate만으로 NOR, NAND gate를 만들 수 있다.
10
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2014.04.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
연산은 전용 fuggy logic 알고리즘을 명령어 창이나 M-파일로 작성하여 처리하거나 개발할 수 있는 방식이다. 한편 Toolbox의 함수들을 자신의 구미에 적합하게 변경하거나 수정하여, 본 Toolbox의 기능을 보다 확장시킬 수도 있습니다.
두 번째 방식
|
- 페이지 26페이지
- 가격 2,000원
- 등록일 2011.01.04
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
half word to
word) unsigned>
<op=15(flag set)>
<op=16(move byte)>
<op=17(move half word)>
실제로 결과값을 살펴보면
모든 연산이 정확함을
확인할 수 있다. ① Arithmetic Logical Unit의 시뮬레이션 결과
① Arithmetic Logical Unit의 설계
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Logic_unit block, Arithmetic_unit block, Mux, block, Shifter block으로 이루어져 있음을 확인 할 수 있습니다. 입력으로는 8bit의 A, B 신호와 연산의 종류를 선택하게 되는 5bit의 sel 신호, 그리고 Carry in을 나타내는 1bit의 C_int신호가 있고, 출력으로는 8bit의 Y신
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2012.06.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
연산회로를 결선하라.
4) 표 2의 결과가 나오는지를 확인하라.
5) ALU회로를 결선하라.
6) 표 3의 결과가 나오는지를 한 기능씩 확인하라. ■ 실험제목 : 산술논리연산장치
■ 관련이론
(1) ALU (arithmetic-logic unit) ; 산술논리 연산장치
(2)
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|