• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 124건

XOR 연산 한 값의 NOT 형태의 결과가 나왔다. 실험 4의 지연시간은 0.2div*0.2μs/div=0.04μs이고, rising time tr은 0.6div*1μs/div=0.6μs, falling time tf또한 0.6div*1μs/div=0.6μs이다. 한편 최대 주파수는 1/(tr+tf) 이므로, 1/(1.2*10-6)833333Hz=833kHz가 된다. 1. NAND gate로
  • 페이지 8페이지
  • 가격 1,500원
  • 등록일 2015.12.09
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
gate만 이용하는 실험이었기 때문에 간단하게 할 수 있었다. 3. 결과물 (1) 그림 1과 같이 2-input AND gate를 2개 이용하여 3-input AND gate를 구성하고 각각의 입력에 대한 출력의 결과를 토대로 truth table을 작성하라. INPUT OUTPUT A B C AND OR NOR XOR L1 L2 L1 L2 L
  • 페이지 15페이지
  • 가격 3,000원
  • 등록일 2011.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
gate 3-input AND gate AND GATE 구성 Boolean ep. of 3-input AND Gate TRUTH TABLE OF 3 INPUT AND GATE 3-INPUT OR , NAND , NOR GATE OR GATE 구성 NAND GATE 구성 NOR GATE 구성 De Morgan's theorem을 증명하고 설명 XOR gate의 입출력 값을 측정 각각 회로의 출
  • 페이지 12페이지
  • 가격 5,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
-------------------------------------------------------------------------------------------------------------- Digital Circuit 1 – Digital Gate&Flip-flop -------------------------------------------------------------------------------------------------------------- 1. 실험목적  ● Digital G
  • 페이지 6페이지
  • 가격 1,200원
  • 등록일 2013.07.23
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
gate PORT( i0, i1: IN STD_LOGIC; o: OUT STD_LOGIC); END COMPONENT; COMPONENT or2gate PORT( i0, i1: IN STD_LOGIC; o: OUT STD_LOGIC); END COMPONENT; COMPONENT xor2gate PORT( i0, i1: IN STD_LOGIC; o: OUT STD_LOGIC); END COMPONENT; COMPONENT multiplexer4 PORT( d0, d1, d2, d3: IN STD_LOGIC; s : IN STD_LO
  • 페이지 21페이지
  • 가격 3,000원
  • 등록일 2006.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음

취업자료 1건

게이트(AND, OR, NOT, NAND, NOR, XOR, XNOR)의 진리표를 작성하시오. □ 플립플롭(flip-flop)의 종류와 그 동작 원리를 설명하시오. □ 레지스터와 시 <제목 차례> ? 이 자료를 구성하면서 읽어본 참고 문헌 11 ? 지원자는 왜 전자공학 학술이론을 연
  • 가격 9,900원
  • 등록일 2024.09.14
  • 파일종류 아크로벳(pdf)
  • 직종구분 기타
top