• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 6건

1. 실험목적  ● Adder 와 Comparator의 동작원리를 이해한다.  ● FND와 7447 IC칩과의 상호관계에 대해서 이해한다.  ● 위의 사항등을 실제 Bread board에 구현하고 Test. 2. 실험결과  1) 실험 1 : 7483, 7485, 7447를 이용한 단일 FND 출력   
  • 페이지 6페이지
  • 가격 1,200원
  • 등록일 2013.07.23
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
7483 Full Adder를 이용하여 4비트 가산기 두 개로 가산 합을 BCD 코드로 나타내는 설계와 김성호 교수님 수업의 텀 프로젝트를 실험에서 직접 구현 해 보는 실험이였다. 그 중에 어느 하나를 골라야 하는데 고민을 많이 했다. 처음에 세그먼트를 구
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2011.07.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
확인하라. 그림 14 실험 7: 가산기 1. 목적: 2. 실험부품: 3. 검토: 반가산기(HA, Half-Adder) 전가산기(FA, Full-Adder) 4-비트 이진 가산기 7483 IC 4. 퀴즈: 5. 실험 방법: 반가산기 전가산기 2 비트 병렬 가산기 4-비트 이진 가산기 7483 IC
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2010.05.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
adder 소자이며 감산기로도 사용된다. ⑥7483:4비트 바이너리 가산기이다. 4. 실험 방법 및 시뮬레이션 반가산기를 VHDL로 설계하여 출력해보면 다음과 같다. 전가산기를 VHDL로 설계하여 출력해 보면 다음과 같다. 2. 전가산기를 설계하고 진리표
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2011.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
수행하는 TTL 종류를 나타내었다. 7480 7482 7483 74183 74283 74385 Gated Full Adder 2-Bit Binary Full Adder 4-Bit Binary Full Adder with Fast Carry Dual Carry-Save Full Adder 4-Bit Full Adder with Fast Carry 4-Bit Adder/Subtractor with Clear 그림 8. 가산기 기능을 갖는 TTL 
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2008.12.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top