• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 6,455건

FUNDAMENTALS OF MICROELECTRONICS, RAZAVI, WILEY, 2008. - FEEDBACK CONTROL OF DYNAMIC SYSTEMS, F.FRANKLIN, PEARSON PRENTICE HALL, 2010. - 전자회로실험 교재, 아주대학교, 2011. < 1. 전 략 > < 2. 이 론 > < 3. 예비 설계 및 설계 결과 예상 (시뮬레이션) > < 4. 참 고 문 헌 >
  • 페이지 10페이지
  • 가격 4,000원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
C T (시뮬결과) C (시뮬계산) C(실험측정) 5 1 5 0.1u 0.0005 0.1667 460 us 0.13 uF 5 1 5 1u 0.005 0.1667 3.48 ms 1.03 uF 5 1 5 3u 0.015 0.1667 10.46 ms 3.10 uF 5 1 5 5u 0.025 0.1667 17.48 ms 5.17 uF 5 1 5 8u 0.04 0.1667 26.62 ms 7.86 uF 5 1 5 10u 0.05 0.1667 33.91 ms 10.014 uF 500 100 500 0.1u 0.05 0.1
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2008.05.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
C 는 F의 단위를 갖는다. 그 관계는 그림 7-4와 같다. 단안정 동작은 시간지연, 손상된(ragged)펄스파형의 재생, 입력 펄스 확장, 바운스 없는 스위치 등의 용도에 사용된다. 일반적으로 설계회로에서는 IC내부의 블록인 OP-amp나 플립플롭, 저항 등
  • 페이지 10페이지
  • 가격 8,000원
  • 등록일 2015.06.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계에는 용이하지 않음을 알게 되어서 상태변수와 플리플롭을 사용하여 자판기 설계를 다시하였다. 카르노맵간소화 회로설계 프로그램 구현 스위치를 누를 때 단발 펄스 발생 Cedar logic simulator 를 이용하여 자판기 회로를 구현해 보았다. 
  • 페이지 10페이지
  • 가격 13,860원
  • 등록일 2012.09.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계실습 내용 및 분석 [1-a] 계획서의 (1)의 (g)에서 설정한대로 function generator를 맞추고 다음 그림(a)와 같이 연결하여… [1-b] 설계한 inverting amplifier를 연결하라. 반드시 결선을 다시 확인한 후 DC power supply의 전원을… [1-c] Ch.2의 coupling을
  • 페이지 5페이지
  • 가격 1,300원
  • 등록일 2014.01.15
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음

논문 48건

설계 및 상세설계 3장. 1절 시스템블럭도 3장. 2절 관련기술분석 및 하드웨어 설계 3장. 2절. 1 전체회로도 3장. 2절. 2 MCU(ATmega128) 3장. 2절. 3 입출력 포트 3장. 2절. 4 입출력 포트를 제외한 나머지 Pin 3장. 2절. 5 DS1302 3장. 2절. 6 KEY PA
  • 페이지 29페이지
  • 가격 30,000원
  • 발행일 2009.12.07
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
회로를 pspice 툴을 이용하여 시뮬레이션 했고 그 값이 실제 소자를 이용하여 시스템을 설계했을 때와 비교하여 문제점과 개선점을 찾았다. 로봇이 물건을 원하는 위치에 옮기는 동작에서 로봇의 그립이 먼 거리에 있을 때와 가까이 있을 때 분
  • 페이지 7페이지
  • 가격 2,500원
  • 발행일 2010.02.08
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
설계 및 제작, 충남대학교 석사학위논문, 2005 [4] 이기정, 직접디지털 합성기를 이용한 PLL 모듈 설계 및 제작, 충남대학교 석사학위논문, 2003 [5] 하경수, DDS/PLL Hybrid 주파수 합성기 설계 및 제작, 충남대학교 석사학위논문, 2004 [6] 김용, C-Band용 VC
  • 페이지 35페이지
  • 가격 3,000원
  • 발행일 2008.03.04
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
회로도 및 도면 11 4.1 조작부 11 4.1.1 전체 11 4.1.2 ATmega128 12 4.1.3 JTAG Port 13 4.1.4 Power(+3.3v) 13 4.1.5 RF(Zigbee) 14 4.1.6 TFT-LCD 14 4.2 동작부 15 4.2.1 전체 15 4.2.2 ATmega128 16 4.2.3 RF(Zigbee) 17 4.2.4 Servo
  • 페이지 23페이지
  • 가격 3,000원
  • 발행일 2010.03.24
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
설계 구체화 1 1.4 Flow Chart 1 제 2 장 본 론 2 2.1 하드웨어 2 2.1.1 사용물품 설명 및 사양 2 2.1.2 설계 디자인 4 2.1.3 설계 3D 디자인 5 2.1.4 설계 도면 6 2.1.5 회로 연결 포트 7 2.2 소프트웨어 9 2.2.1 본
  • 페이지 57페이지
  • 가격 3,000원
  • 발행일 2010.03.24
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자

서식 1건

top