|
module control_single(opcode, RegDst, ALUSrc, MemtoReg, RegWrite, MemRead, MemWrite, Branch, ALUOp);
input [5:0] opcode;
output RegDst, ALUSrc, MemtoReg, RegWrite, MemRead, MemWrite, Branch;
output [1:0] ALUOp;
reg RegDst, ALUSrc, MemtoReg, RegWrite, MemRead, MemWrite, Branch
|
- 페이지 17페이지
- 가격 2,000원
- 등록일 2007.11.19
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
- 알람 기능을 가진 디지털시계 설계
- SW0 : 시계를 Set하는 신호 -> 0 : 모든 기능 정지, 1 : 동작
SW1 : view mode select signal -> 0 : Am, Pm 1시~12시, 1 : 0시~23시
SW2 : 알람 기능 on/off signal
(알람은 LED를 통해 표현한다.)
- [key 0] : mode selec
|
- 페이지 20페이지
- 가격 3,000원
- 등록일 2009.06.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
목적
VHDL로 작성된 16bit myrisc processor를 참조하여 Verilog를 이용하여 설계, 구현한다.
필요성
주어진 16bit risc processor VHDL 코드를 참조하여 이번 학기 컴퓨터 구조 수업에서 배운 RISC processor과 ALU(Arithmetic Logic Unit) 등의 구조와 Pipelining등의 기술
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2006.06.29
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
(최종보고서의 일부)
Ⅰ. 개 요
(중략)
Frequency Counter라는 Digital System을 Hardware Description
Language(Verilog-HDL)를 이용하여 구현하였다. 평소에 주파수에 관한
내용이 워낙 어렵다고 생각을 하고 있어서 쉽고, 간단하게 미리 정해놓
은 수
|
- 페이지 100페이지
- 가격 5,000원
- 등록일 2007.04.10
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Veriloga, Verilog
┗━━━━━━━━━━━━━━━━━━━━
-. Verilogams ?
─────────────
│
│(Verilog-HDL.va)
│
│Verilog-AMS.vams
│
│(Verilog-A.v)
│
─────────────
-. 엔지니어들이 Verilogams 를 사용하
|
- 페이지 29페이지
- 가격 2,000원
- 등록일 2011.05.21
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|