|
실험을 해보았는데, 선택선 S[0], S[1]의 번호가 순서가 다른지 반대의 결과가 나왔다. 번호를 살짝 바꾸어 다시 실험해보니 제대로 나왔다. 무엇보다 이런 방식으로 우리가 코딩한 프로그램이 기기로서 구현이 된다는 사실을 확인한 것이 큰 소
|
- 페이지 5페이지
- 가격 800원
- 등록일 2007.09.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
멀티플렉서와 1-to-8 디멀티플렉서는 각각 단지 2-to-1 멀티플렉서와 1-to-2 디멀티플렉서만 중첩 사용해서도 구현이 가능하다.
(a) 8-to-1 멀티플렉서
(b) 1-to-8 디멀티플렉서
2.참고 문헌
-이병기, “디지털 공학실험” p.55-70
7404
7400
7410
74139 1. 실
|
- 페이지 15페이지
- 가격 6,300원
- 등록일 2016.01.08
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디멀티플렉서를 이해해보고 IC칩과 실제 구성회로와의 차이를 비교해본다.
Pspice 시뮬레이션 결과
74LS47 -> 7segment
그림 4-4
다중화기(74LS157)
그림 4-5
역다중화기(74LS155)
○ Reference
1. http://princess.kongju.ac.kr/DigitalMain/framekor.htm
2. 디지털논리와 컴
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2011.05.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험 고찰
1. MUX와 DEMUX의 응용분야에 대해 실제 예를 들어가면 기술하시오.
2. 81 MUX와 26 DEMUX를 설계하고, 설계한 회로도의 논리도를 완성하시오.
6. 필요한 결과
표 11-1
Y
1
0
0
0
0
0
0
0
1
0
1
0
0
0
1
0
1
1
0
0
0
1
0
0
1
1
1
0
0
1
1
0
1
표 11-2
Y
0
0
0
1
1
0
1
1
0
0
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험을 끝내 지는 못했지만, 최선을 다한다면 언젠간 ‘우수’ 안에 들 수 있을거라는 확신이 생겼다. 멀티플렉서와 디멀티플렉서 (Multiplexer & Demultiplexer)
MULTI PLEXER
회로구성
Multiplexer회로 Data 값
실험 분석
멀티플렉서에 대한
|
- 페이지 9페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
멀티플렉서(Multiplexer)
○ 디멀티플렉서
○ 전가산기( Full adder )
○ 전감산기 ( Full subtractor )
● 예비보고서
1. 1. Decoder와 Demultiplexer 회로를 비교, 설명하라.
2. Enable 단자가 있는 2×4 decoder를 1×4 demultiplexer 로 변환하라
● 가상실험
1. <그
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2007.08.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
멀티플렉서는 흔히 약자로 MUX라고 한다.
그림 7.2 4×1 MUX에 대한 논리 회로.
2. 디멀티플렉서(Demultiplexer)
디멀티플렉서(DMUX)는 멀티플렉서와 반대 기능을 한다. 디멀티플렉서는 하나의 입력선으로 데이터를 받아 이것을 여러 개의 출력선 중 하
|
- 페이지 8페이지
- 가격 3,300원
- 등록일 2012.12.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
. 사전에 실험 동영상 및 데이트시트 준비 등을 통해 실험이 매끄럽게 잘 진행될 수 있도록 노력해야 할 것이다.
< 참고문헌 >
- DigitalDesign, J.F.Wakerly 저, PrenticeHall, 2006 < 목 적 >
< 실험 과정 및 결과 >
< 실험 고찰 >
< 참고문헌 >
|
- 페이지 4페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로도 및 결과
실험1) 4-to-1 MUX를 구성하고, S1과 S0의 입력신호에 따른 출력 Y를 작성하시오.
회로도
시뮬레이션 결과
논리상태 작성표 (Pspice 시뮬 결과 10us까지)
Input
Output(Y)
D3
D2
D1
D0
S1S0-00
S1S0-01
S1S0=10
S1S0=11
0
0
0
0
0
0
0
0
0
0
0
1
1
0
0
0
0
0
1
0
0
1
0
|
- 페이지 19페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험은 모두 예상치와 동일한 결과값을 출력했으며 따라서 이번 실험 역시 성공이며 구현한 8비트가산기의 회로도 역시 참이라는 것을 알 수가 있다._
수고하셨습니다_ 1.멀티플렉서(Mux : MultiPlexer)
2.디멀티플렉서(DeMux : DeMultiPlexer)
|
- 페이지 20페이지
- 가격 2,300원
- 등록일 2002.12.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|