|
제1장 컴퓨터와 디지털 논리회로
1. 디지털 시스템
(1) 시스템의 정의
(2) 아날로그와 디지털
1) 데이터의 표현 방법
① 아날로그 방식: 데이터를 연속적인 값(continuous value)으로 표현
② 디지털 방식: 연속적인 값을 근사하여 이산적인 값(disc
|
- 페이지 68페이지
- 가격 7,500원
- 등록일 2012.06.20
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
제1장 컴퓨터와 디지털 논리회로 1. 디지털시스템 - 시스템의 정의: 입력과 출력을 갖는 검은 상자로서, 어떠한 목적을 달성하기 위하여 상호작용하는 구성요소들의 집합 2. 디지털 시스템의 장점 ① 디지털시스템은 구성요소의 처리과정이 매
|
- 페이지 47페이지
- 가격 6,500원
- 등록일 2009.05.20
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
일때와 B가 1일때의 를 측정하자.
B=0일때
B=1
⑥ logic equation11을 만족하는 회로를 구성한 후 B가 0 또는 1일때의 입력과 출력의 전압을 측정하자.
B=0일때
B=1일때
8. 논리회로 간소화
실험목적
BCD - 부당한 코드 탐지기의 진리표를 나타낸다.
논
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2010.08.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이에 상응하는 논리적의 논리화 형태(AND-OR)의 논리회로를 74LS04, 74LS08, 74LS32로 그림 4-7에 그려 넣는다.
(4)실험 4
그림 4-7의 논리회로를 구성하고, 표 4-6의 입력을 가한 때의 출력을 측정하여 해당란에 기입한다. 단, 회로를 구성할 때 A, B, C의 부
|
- 페이지 3페이지
- 가격 800원
- 등록일 2011.05.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
보수 (Complement)
보수의 이용: 회로구성이 간단
덧셈회로만으로 뺄셈과정을 간단히하고 논리적 처리가 쉬움
정수N (n자리수, 기수R)에 대하여
보수 = Rn-N
R-1의 보수 = Rn-N-1
2. 부호의 코드화
BCD 코드
(Binary Coded Decimal)
그레이 코드(Gray
|
- 페이지 73페이지
- 가격 3,000원
- 등록일 2011.09.05
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
맵 등을 이용)
⑶ 완성된 부울대수식에 의하여 필요한 논리 게이트를 결정하여 논리회로를 구성한다.
예비 문제
1. 다음 논리식을 부울 정리 및 공리를 이용하여 증명하시오.
⑴ A+AB=A
☞ 부울정리 7
⑵ A+B=A+B
☞ 부울정리 8
⑶ (A+B)(A+C)=A+BC
☞ 부
|
- 페이지 11페이지
- 가격 2,300원
- 등록일 2007.03.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
토글)
- DFF:
SQ(t+1) 기억 값
0 0 공(항상 0)
1 1 일(항상 1)
-TFF:
SQ(t+1) 기억 값
0 Q(t)변화없음
1 Q(t)토글
⑴ 조합논리회로논리 게이트(Logic Gate)들로 구성되고, 출력값이 입력값에 의해서만 결정되는 논리회로 ① 특징 입출력을 갖는 게이트의 집합
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
그림 4-10]
0
0
0
1
1
0
0
1
0
0
0
1
0
1
1
0
1
1
0
0
1
0
0
1
1
1
0
1
0
0
1
1
0
0
0
1
1
1
0
0
4) 논리회로로 간략 화된 부울 함수 실현
표 4-5
Input
Output
A
B
C
Y
0
0
0
0
0
0
1
1
0
1
0
0
0
1
1
1
1
0
0
1
1
0
1
1
1
1
0
0
1
1
1
0
Y의 간략 화된 논리식
A\'B\'C\'
A\'BC\'
ABC\'
AB\'C\'
A\'B\'C
A\'BC
ABC
|
- 페이지 4페이지
- 가격 3,360원
- 등록일 2012.12.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로
여러 곳에 클록 신호를 보내는 용도에 사용
4. 순서 논리회로
플리플롭과 게이트들로 구성되고, 회로 내부에 기억 소자를 가지고 있어서 입력값과 기억소자의 상태에 따라 출력 값이 결정되는 논리회로
1) 플리플롭(Flip-Flop)
1비트의 정
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 전가산기라 한다. 전가산기는 Ai 및 Bi와 전단에서 넘어온 자리올림수 Ci(Carry-in)의 세 입력을 더하여 합 Si(Sum)와 자리올림수 Ci+1(Carry-out)을 발생한다. 전가산기를 위한 진리표는 표2와 같이 된다. 이를 간략화하면 다음과 같은 논리식으
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2010.05.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|