|
논리게이트] C = x y + z (x y), S = x y Z
4비트 덧셈기
4. Quartus 설치 -
①
②
③
④
⑤
⑥
⑦
⑧
⑨
⑩
⑪
5. 전가산기
[논리 게이트]
[타이밍도]
6. 4비트 가산기
[논리게이트]
[타이밍도] 1. 실험 제목
2. 실험 목표
3. 관련 이론
4. Quartus
|
- 페이지 4페이지
- 가격 1,600원
- 등록일 2015.02.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 정리]
정 논리에 의해 입출력 변수가 결정될 때 조합 논리 회로(Combination logic network)가 어떤 함수 F로 실현된다면, 입출력 변수가 부 논리로 결정될 때에는 함수 F의 쌍대(FD)를 실현할 수가 있다. 실험 목적
① 논리게이트란 무엇인
|
- 페이지 19페이지
- 가격 1,500원
- 등록일 2008.12.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 Gate 회로의 구성에 대한 실험이었다. 우리가 일상생활에서 많이 접하게 되는 센서의 작동 조건을 판단하는 데에 응용이 충분히 가능할 것으로 여겨진다. 주변의 밝기에 따라 자동으로 점등되는 전등이라던가, 자동문에 달린 센서도 간단
|
- 페이지 6페이지
- 가격 1,100원
- 등록일 2008.02.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식의 간소화
실험2. DeMorgan's Theorem
실험3. CMOS 와 TTL NAND/NOR 게이트 정의와 동작
실험4. Exclusive-OR와 응용
실험5. Integrated-Circuit Timers
실험6. Bistable or flip-flop
실험7. Altera MAX_PLUS program 및 FPGA 사용설명 NAND/NOR 게이트를 이용한 실습
실험8.
|
- 페이지 132페이지
- 가격 3,000원
- 등록일 2010.04.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로도
그림 5 전가산기의 기능블럭도
한편, 전가산기는 2 개의 반가산기와 1 개의 OR 게이트로 구성할 수 있다. 그림 2의 반
가산기 기능블럭도를 사용하여 설계한 전가산기의 논리회로도는 그림 6과 같다.
예비보고서를 작성할 때, Max+Plus
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2010.05.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|