|
im9와 Multisum10 파일을 다운받을 수 있다. exp-08nf 파일을 열어라. 이 파일은 그림 8-4의 회로이고 결함이 없는 회로이며, 참조로 사용할 수 있다. exp-08f01 파일과 exp-08f02 파일은 결함이 있는 파일이다. 이들 회로의 논리 표시기를 분석하고, 가장 가
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2014.06.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
수,토글)
- DFF:
SQ(t+1) 기억 값
0 0 공(항상 0)
1 1 일(항상 1)
-TFF:
SQ(t+1) 기억 값
0 Q(t)변화없음
1 Q(t)토글
⑴ 조합논리회로논리 게이트(Logic Gate)들로 구성되고, 출력값이 입력값에 의해서만 결정되는 논리회로 ① 특징 입출력을 갖는 게이트의
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 구하면 다음과 같다.
S = A · B + A · B = A + B
C = A · B
입력
출력
A
B
S
C
0
0
0
0
0
1
1
0
1
0
1
0
1
1
0
1
2.전가산기
A, B en 입력 외에 앞단으로부터 1개의 자리올림수도 동시에 가산을 행할 수 있는 회로를 전가산기회로라 한다. 만약 A=011과 B=101을
|
- 페이지 4페이지
- 가격 700원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로라 한다. 그림 3.2를 논리식으로 표현하면 식(3-1)과 같이 된다.
Y =Y1 Y2 Y3
=AB CD EF
식(3.1)에서 마지막 항은 각 변수에 OR를 취한뒤 반전된 형태이다. 드모르간의 정리를 dldydgkaus 식(3.1)은 다음과 같이 된다.
Y=AB+CD+EF
드 모르간의 정리를 이용하
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로에서 배운 내용인 1-out-of-n
code를 사용하기에 적절한 Counter인 것 같았다. 1-out-of-n code는 n 개의 비트 중 하나만
1이 되어 정보를 나타내는 코드인데, 이것이 Ring Counter와 잘 맞을거란 생각이 들었다.
논리회로실험 8. 카운터
ⅰ. 7476 J-K 플
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
있다는것도 알아 두는 실험이 되었다. 간단한것만 찾다 보면 어려운 문제를 받아들이기 어렵기 때문이다. 3-2 실습 목표
BCD - 7세그먼트란..?
1)논리 회로 설계
2)compile을 시킬 경우 다음과 같은 결과를 알 수 있다.
*핀 번호 입력
*후기
|
- 페이지 5페이지
- 가격 13,860원
- 등록일 2012.11.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
0.1V
11
결함 회로 전압(오실로 스코프)
0.024V
4.48V
0.056V
0.012V
결과 및 결론
이번 실험은 논리 프로브를 구성하여 TTL회로의 임계치 레벨을 구하고 만들어놓은 논리 프로브 회로로 7404소자를 테스트 해보는 것이다.
그냥 글만 읽어보면 간단한 회로
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2012.05.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로를 구성하여 실험을 통하여 진리표를 작성하라.
6. 실험 내용 및 결과
(1) 인버터 게이트의 회로를 구성하고 0V와 5V의 값을 가진 1kHz 구형파를 Vi에 연결한다. 입력전압 Vi와 출력전압 Vo를 각각 Ch1과 Ch2에 연결하고 DC coulping mode에서 파형
|
- 페이지 14페이지
- 가격 2,300원
- 등록일 2014.09.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로표현
그림 . 트랜지스터 회로
⑤ 그 밖의 논리회로
종류 : 버퍼(Y=A), NAND{Y=(AB)\'}, NOR{Y=(A+B)\'}, NXOR{Y=(A B)\'}
회로표현
(2) 와이어드 게이트
능동소자의 출력단자를 직접 연결하여 논리 소자의 기능을 발휘할 수 있도록 한 것
능동소자 : 기
|
- 페이지 4페이지
- 가격 1,200원
- 등록일 2004.07.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
0
1
1
(c) NOT 게이트
입력
출력
A
B
Y
0
0
1
0
1
1
1
0
1
1
1
0
(d) NAND 게이트
입력
출력
A
B
Y
0
0
1
0
1
0
1
0
0
1
1
0
(e) NOR 게이트
입력
출력
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
0
(f) Exclusive-OR 게이트
조합논리회로의 설계
우선 원하
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2009.06.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|