|
디지털 논리소자의 기본 회로를 구성하여 값을 측정하는 실험이었다. 모든 실험의 값들이 시뮬레이션이나 흔히 알려진 진리표대로 값이 비슷하게 나와 전체적으로 만족스러운 실험이었다. 모든 결과값들이 조금씩의 오차가 발생하였는데,
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험과 마찬가지로 실제 회로를 가정하여 시뮬레이션 되었기 때문에 발생한 Delay로, 정상적인 현상이다.
4. 고찰
이번 실험은 디지털 회로를 만드는 데 있어서 가장 기본적이라고 할 수 있는 논리 Gate 회로의 구성에 대한 실험이었다. 우리가
|
- 페이지 6페이지
- 가격 1,100원
- 등록일 2008.02.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 5-(b)의 결과를 보면 다른 실험들에 비해 오차값이 조금 더 커지는 것을 볼 수 있는데, 이는 조교님께서 IC회로 자체 내부의 부하로 인한 전압 강하라고 한다. IC회로 역시 앞서 실험1. 디지털 논리소자에서 사용한 재료들처럼 처음 사용해
|
- 페이지 4페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이를 바탕으로 평가 및 복습문제를 푸는데 도움이 되었으며 평가및 복습문제를 해결하면서 게이트의 여러 가지 활용방면에 대해서 알수있는 유익한 실험 이었다. 논리게이트
실험결과
실험결과및결론
고찰
평가및연습문제
|
- 페이지 13페이지
- 가격 1,500원
- 등록일 2015.03.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 만드는 것만 해도 중간에 실수를 하여서 출력 파형이 잘못 나오는 경우도 생기는데 어떻게 설계를 하는 것인지 궁금하기도 하다.
결과 및 토론
이번 실험은 OR, XOR게이트를 만드는 것과 펄스 파형을 이용해 OR, XOR의 논리게이트를 테스
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털 공학을 배웠던 이론은 생각보다 어려운 것이 많았다. 좀더 유심히 봐야 겠다는 생각이 든다.
결과 및 토론
이번 실험은 NAND, NOR, 인버터 게이트의 진리표를 작성하고, NAND와 NOR게이트개념으로 다른 논리게이트를 구성해보는 실험이다.
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
따라 조금씩 부식이 일어날 수도 있기 때문에 내가 사용했던 브래드 보드 역시 이론에 가까운 완벽한 상태가 아니었을 가능성이 크기 때문에, 오차가 발생했을 가능성 또한 크다고 생각한다. 1. 회로도
2. 이론값
3. 실험결과
4. 결과분석
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로이론, 한경희외 공저, 형설출판사, 1991.2
2. 전기전자기초실험, 신정록외 공저, 한올출판사 1996.8
3. 전기회로, 최윤식외 공저, 의중당, 1996.2
4. 디지털전자회로, 김기남 저, 네트웍텔레콤 정보기술원, 1998.2
5. 집적회로, 이영훈 저, 상학당, 2002
|
- 페이지 7페이지
- 가격 2,500원
- 등록일 2004.07.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로
▶ 이렇게 XOR을 연결해서 더하기 연산을 할수 있습니다.
▶ 다음장의 그림은 가산기 회로의 시뮬레이션입니다.
▶ 1,0,0,1을 넣어서 각각을 더하는 시뮬레이션입니다. ■ 실험 목표
■ 사용 부품
■ 심층 탐구 실험용 부품
■ 관
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험.
Altera Quartus를 이용한 디지털 회로 설계에 관한 문서
DigitalDesign1.pdf
전가산기:2bit의 자리수와 carry를 더하는 3bit의 합을 나타냄
x
y
z
c
s
0
0
0
0
0
0
0
1
0
1
0
1
0
0
1
0
1
1
1
0
1
0
0
0
1
1
0
1
1
0
1
1
0
1
0
1
1
1
1
1
[진리표]
[논리게이트] C = x y + z (x y),
|
- 페이지 4페이지
- 가격 1,600원
- 등록일 2015.02.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|