• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,737건

실험시간에 말씀해 주셨지만, 우리조가 얻은 출력은 D = 0 일 때 1 1 1 1, 그 후에는 1 1 1 0, 1 0 0 0 , 0 0 0 0 이었다. 회로 체결을 여러 번 반복하였고, 몇 번이고 확인했음에도 칠판에 써주신 출력 과 다른 출력이 나온 것은 소자의 문제로 생각된다.
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2014.06.05
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
1. 설계 목표 VHDL으로 프로그램 작성 후 이를 알테라DE2 보드로 실현시킨다. 7-세그먼트를 통해 기본적인 시계기능을 100분의 1초를 만들어서 구현한다. 또한 시간을 분을 나타내는 기능 위에 스위치를 누르면 100분의 1초를 구현한다. 2. 설
  • 페이지 18페이지
  • 가격 2,000원
  • 등록일 2011.10.24
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
되도록 충전하고, 이후에는 스위치가 열려서 일정한 전압이 유지되면서 이 전압이 버퍼를 통하여 비교기로 입력되어 변환이 수행된다. < 참고문헌 > - DigitalDesign, J.F.Wakerly 저, PrenticeHall, 2006 < 목 적 > < 질문사항 > < 참고문헌 >
  • 페이지 4페이지
  • 가격 2,300원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
있었다. 또한, 실험 전 충분한 공부와 내용 이해를 통해서 실험과정이 원활하게 이루어 질 수 있도록 해야 한다. < 참고문헌 > - DigitalDesign, J.F.Wakerly 저, PrenticeHall, 2006 < 목 적 > < 실험 과정 및 결과 > < 실험 고찰 > < 참고문헌 >
  • 페이지 5페이지
  • 가격 3,300원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
되었다. 또한, 실험 전 충분한 공부와 내용 이해를 통해서 실험과정이 원활하게 이루어 질 수 있도록 해야 한다. < 참고문헌 > - DigitalDesign, J.F.Wakerly 저, PrenticeHall, 2006 < 목 적 > < 실험 과정 및 결과 > < 실험 고찰 > < 참고문헌 >
  • 페이지 8페이지
  • 가격 3,300원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
동작 원리에 대해 이해하고, 여러 가지 카운터의 구성 방법을 실험 과정과 결과를 통해 이해할 수 있었다. < 참고문헌 > - DigitalDesign, J.F.Wakerly 저, PrenticeHall, 2006 < 목 적 > < 실험 과정 및 결과 > < 실험 고찰 > < 참고문헌 >
  • 페이지 5페이지
  • 가격 3,300원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
. 사전에 실험 동영상 및 데이트시트 준비 등을 통해 실험이 매끄럽게 잘 진행될 수 있도록 노력해야 할 것이다. < 참고문헌 > - DigitalDesign, J.F.Wakerly 저, PrenticeHall, 2006 < 목 적 > < 실험 과정 및 결과 > < 실험 고찰 > < 참고문헌 >
  • 페이지 3페이지
  • 가격 3,300원
  • 등록일 2012.03.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험 2(d)에 대한 순환형 시프트 레지스터의 파형. 표 10-7E 쿼너리 링카운터(43210) Count Pulse LED1 LED2 LED3 LED4 LED5 0 L D D D D 1 2 3 4 5 6 7 Clock Q1 Q2 Q3 Q4 Q5 그림 10-6 실험 3의 쿼너리 카운터에 대한 파형. 표 10-8 트위스트된 링카운터 Count Pulse LED1 LED2 LED3 LE
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
PC 한 대 FPGA package 1개 Logic tester 4. 실험과정 1. NAND gate를 이용한 다음 회로를 programming하면, 이 회로에서 data 신호가 control 신호에 의해 제어되는 과정을 관찰할 수 있다. 다음 회로를 구성하고, 표에 결과 값을 기입하라. 표7-1 control signal input dat
  • 페이지 5페이지
  • 가격 500원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로는 안정된 상태를 유지하게 되고, 신호가 소거된 후에는 다른 안정된 상태로 남게 된다. 마찬가지 방법에서, 두 번째 신호는 이 회로를 다른 안정된 상태에서 원래의 안정상태로 바꿀 수 있다. 4. 실험 과정 실험의 각 부분에서 지시된 점
  • 페이지 26페이지
  • 가격 3,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top