• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 692건

10469이다. 두 번째 연산 은 캐리값이 1이므로, 734+9734+1=10469로 두 번째 연산 또한 정확함을 확인할 수 있다. 실험 ① 1-bit full adder 구현 ◈방법 1. 직접 설계(게이트레벨 설계) ◈방법 2. half adder를 이용한 설계 실험 ② 32-bit full adder 구현
  • 페이지 3페이지
  • 가격 2,000원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
32-bit 2's Complement Unit의 시뮬레이션 결과 ② 32-bit Subtracter의 시뮬레이션 결과 ③ 32-bit Adder-Subtracter의 시뮬레이션 결과 ④ 32-bit Carry Select Adder의 시뮬레이션 결과 ① 32-bit 2's Complement Unit의 설계 ② 32-bit Subtracter의 설계 ③ 32-bit Adder-Subtracter
  • 페이지 3페이지
  • 가격 2,000원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
소스는 지면관계상 생략한다. ① 2′s complement unit의 원리 ② 32-bit 2′s complement unit의 실제 코딩 ③ subtracter의 원리 ④ 32-bit subtracter의 실제 코딩 ⑤ adder-subtracter의 원리 ⑥ 32-bit adder-subtracter의 실제 코딩 ⑦ carry select adder의 원리
  • 페이지 2페이지
  • 가격 1,200원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
발생하는 캐리값이다. 모든 실행이 끝나면, endmodule 키워드로 모듈을 종료한다. ① Verilog HDL(Verilog Hardware Description Language) ① - ⅰ. Module ① - ⅱ. Port ① - ⅲ. Nets, Registers, Vectors ① - ⅳ. 기타 사항 ② ModelSim ③ 32-bit adder의 설계
  • 페이지 2페이지
  • 가격 1,200원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
자리올림 출력이 윗단의 자리올림 입력으로 들어가도록 구성된다. 이와 같은 Parallel Full adder는 아랫단의 계산이 완료되어야만 그 자리올림을 윗단이 입력으로 받아 계산할 수 있으므로 전체 계산시간이 많이 걸린다는 단점을 갖는다. 따라서
  • 페이지 2페이지
  • 가격 800원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음

논문 5건

제 1 절 분석의 의의 및 방법 제 2 절 비전 제 3 절 사업영역 제 4 절 비즈니스 모델 제 5 절 경영시스템 V. 결 론 제 1 절 전자부품기업의 e-Transformation 강화 전략 제 2 절 연구의 한계점 및 향후 연구과제 <참고문헌>
  • 페이지 23페이지
  • 가격 3,800원
  • 발행일 2005.10.29
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
system for 1.2inch Organic Electro-Luminescent display" IEEE Transactions on Consumer Electronics,, Volume: 48 Issue: 2 ,May 2002 Page(s): 220 -228 [9] Shaozhen Xiong, Weiliang Xie, Ying Zhao, Jungsong Wang, EnFeng Lie, Chunya Wu, "A simple and Flexible driver for OLED", Proceedings of the 5th Asian
  • 페이지 18페이지
  • 가격 7,000원
  • 발행일 2008.05.20
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
32_1.exe 를 더블 클릭하면 자동으로 인스톨된다. 다운로드 : http://www.iya.pe.kr/pds_board/content.asp?idx=15&page=1 사용법은 아래 프로그램을 다운 받은 후, window 98, xp 사용자들은 C:\windows\system 폴더에 인스톨을 하고, window NT, 2000 사용자들은 C:\windows\system3
  • 페이지 17페이지
  • 가격 2,000원
  • 발행일 2010.01.22
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
시스템 구성 및 내역-------------------------- 1) 흐름도 2) 각 기능별 회로도 1. Robot System 회로도 2. Receiver System 회로도 3. AVR ISP Programmer 회로도 Ⅳ. 실험 1.Robot부분 TEST--------------------------- 1) Robot_Main부분 Test 2) Receive LCD Part TEST Ⅴ. 결과고
  • 페이지 50페이지
  • 가격 20,000원
  • 발행일 2010.02.26
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자
Digital Times (http://www.dt.co.kr) 황승구(ETRI 이동통신연구단), 4세대 이동통신 기술 및 표준화 동향 동아일보 (http://www.donga.com) 다음사전 (http://enc.daum.net/dic100/contents/do?query1=10xx429935) 케이벤치 미디어국 (http://www.kbench.com) 한양대학교 HY-MobileCom 연구
  • 페이지 14페이지
  • 가격 2,000원
  • 발행일 2014.10.02
  • 파일종류 한글(hwp)
  • 발행기관
  • 저자

취업자료 16건

시스템 30 전력 시스템 30 통신 시스템 30 디지털 시스템 및 신호 처리 31 반도체 및 집적 회로 31 전기 시스템 보호 및 안전 32 신재생 에너지 시스템 32 전기동학 및 초기 전기공학 32 ? 전자공학 학위과정 지원자의 기본적인 학술적 능
  • 가격 9,900원
  • 등록일 2024.09.14
  • 파일종류 아크로벳(pdf)
  • 직종구분 기타
시스템 29 전기동학 및 초기 전기공학 30 ? 전기공학 학위과정 지원자의 기본적인 학술적 능력을 검증하는 보충문제 30 전자기기 및 반도체 31 디지털 시스템 및 설계 31 아날로그 전자회로 31 통신 시스템 32 제어 시스템 32 전력 전기
  • 가격 9,900원
  • 등록일 2024.09.14
  • 파일종류 아크로벳(pdf)
  • 직종구분 기타
32 재료공학 33 회로 설계 34 나노기술 35 일반 반도체 공정 35 반도체 디바이스 36 최신 기술 37 경제 및 산업 동향 38 윤리 및 환경 39 ? 전기전자 신소재관련 학위과정 입자지원자에 묻는 학술적 이론문제 40 전기전자 기초 40 전자
  • 가격 9,900원
  • 등록일 2024.09.14
  • 파일종류 아크로벳(pdf)
  • 직종구분 기타
bit CPU와 SRAM을 설계한 경험이 있습니다. 먼저 CPU의 동작 사이클을 바탕으로 Register간의 데이터 전송 및 수행할 instruction들을 behavior code로 작성하였습니다. Decoder를 통과한 instruction과 counter로 제어되는 사이클 "T1~T6"내에서 동작하도록 설계하였
  • 가격 2,500원
  • 등록일 2025.04.04
  • 파일종류 한글(hwp)
  • 직종구분 무역, 영업, 마케팅
bit 편집 등이 있습니다. 포토샵은 혁신적인 신기능을 탑재하고, 아도브의 이미지레디 등과 같은 다른 프로그램과의 연계도 강화하는 등 그래픽디자이너와 포토그래퍼, 웹디자이너, 비디오와 필름 제작자 등이 최고 품질의 화상을 효율적으로
  • 가격 3,000원
  • 등록일 2012.04.13
  • 파일종류 한글(hwp)
  • 직종구분 IT, 정보통신
top