|
반가산기 : 2진수 덧셈에서 두 개의 비트 A와 B를 더한 합 S와 자리올림(carry) C0를 출력하는 조합회로이다.
전가산기 : 두 개의 비트 A, B와 밑자리로부터의 자리올림 C1을 더한 합 S와 윗자리로의 자리올림 C0를 출력하는 조합회로이다. 가산
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2013.10.28
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
산술논리연산회로(1) …………………………… 35
실험 6. 산술논리연산회로(2) …………………………… 35
1. 실험 목적 …………………………… 35
2. 기초 이론 …………………………… 35
3. 예비 보고서 …………………………… 4
|
- 페이지 79페이지
- 가격 12,600원
- 등록일 2012.11.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
이론 26
3. 예비 보고서 31
4. 실험 기자재 및 부품 33
5. 실험 방법 및 순서 33
6. 실험 결과 34
실험 5. 산술논리연산회로(1) 35
실험 6. 산술논리연산회로(2) 35
1. 실험 목적 35
2. 기초 이론 35
3. 예비 보고서 41
4. 실험 기자재 및 부품
|
- 페이지 78페이지
- 가격 12,600원
- 등록일 2013.12.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
이론뿐만 아니라 실제 회로 설계 및 최적화 과정에서도 유용한 정보를 제공할 것이다. 1. 실험 개요
2. 가산 결과 분석
3. 감산 결과 분석
4. 실험 방법론
5. 데이터 해석
6. 결과의 시사점
7. 문제점 및 개선 방안
8. 결론
9. 참고사항
10.
|
- 페이지 6페이지
- 가격 3,000원
- 등록일 2025.04.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
RS Flip-Flop 실험 (NAND게이트 사용한 S-R래치)
S
R
Q
Qvar
0
1
1
0
0
0
1
1
1
0
0
1
1
1
0
1
0
0
1
1
- RS Flip-Flop 3번 실험
S
R
CLK
Q
Qvar
0
0
0
x
x
0
0
1
x
x
0
1
0
x
x
0
1
1
0
1
1
0
0
0
1
1
0
1
1
0
1
1
0
1
0
1
1
1
0
0 1. 실험목표
2. 관련이론
3. 데이터 시트
4. PSpice 시뮬레이션
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
보았다. 마지막으로 앞에서 알아본 논리 소자들을 사용하여 2×4 디코더를 설계해봄으로써 조합 논리 회로를 구성하는 방법을 배울 수 있었다. 1. 목적
2. 준비물
3. 설계실습 계획서
4. 실험에 필요한 이론과 측정 예상 값
5. 결론
|
- 페이지 9페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
레지스터의 리스트 1. 개요
2. 산술 알고리즘
3. 가산 및 감산
4. H/W 알고리즘
5. 부호화-2의 보수 데이터에 의한 가산 및 감산
6. 2의 보수 연산 알고리즘
7. 곱셈 및 나눗셈
8. 나눗셈 알고리즘
6. 기본 컴퓨터 조직 및 설계
|
- 페이지 17페이지
- 가격 2,000원
- 등록일 2003.10.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
기록하여 차후 분석 및 학습에 도움이 되도록 한다. 이러한 과정을 통해 참가자는 4비트 산술논리회로의 기본적인 작동을 실험적으로 이해할 수 있다. 1. 실험의 목표
2. 관련 이론
3. 사전 과제
4. 필요한 재료
5. 실험 진행 방법
|
- 페이지 4페이지
- 가격 3,000원
- 등록일 2025.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로의 설계방법을 공부한다.
다. 상용 ALU(산술논리 연산장치)의 기능을 이해한다.
라. 상용화된 4비트 ALU를 이용하야 두 수의 가감산을 실험함으로써 ALU의 동작과 응용을 확인한다.
2. 이론
가. 반가산기(Half Adder)
1비트의 이진수로
|
- 페이지 9페이지
- 가격 1,500원
- 등록일 2021.01.07
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이론에서 설명된 것과 달리 산술연산회로를 구현할 수 있다. 다른 형태의 산술
연산회로를 설계하라.
(2) 실 험
1) 산술연산회로를 결선하라.
2) 표 1의 결과가 나오는지 확인하라.
3) 논리연산회로를 결선하라.
4) 표 2의 결과가 나오는지를 확인
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|