|
의 frequency를 얻을 수 있다.
회로를 디자인 할 때, logic works 4.0이라는 프로그램을 사용하였다. Step 1:State Diagram
Step 2:Next-State Table
Step 3:Flip-Flop Transition Table
Step 4:Karnaugh Maps
Step 5:Logic Expressions for Flip-Flop Inputs
Step 6:Counter Implementation
|
- 페이지 8페이지
- 가격 3,000원
- 등록일 2015.06.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 설계 목표
VHDL으로 프로그램 작성 후 이를 알테라DE2 보드로 실현시킨다. 7-세그먼트를 통해 기본적인 시계기능을 100분의 1초를 만들어서 구현한다. 또한 시간을 분을 나타내는 기능 위에 스위치를 누르면 100분의 1초를 구현한다.
2. 설
|
- 페이지 18페이지
- 가격 2,000원
- 등록일 2011.10.24
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
설계
② 특징
- 시프트 레지스터 2개에 입력 A, B를 넣어 LSB(least significant bit)가 맨 오른쪽에 오도록 하고 전가산기의 Sum Carry를 저장하도록 Sum register와 Carry storage(플립플롭)를 전가산기에 연결하면 곧 직렬가산기 회로가 된다.
- 클럭 펄스가 들
|
- 페이지 3페이지
- 가격 2,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
High로 되는 순간 D의 값만 Q에 나타나고, 그 이외에 어떤 D의 변화에도 출력 Q는 변함이 없다.
즉, latch는 입력이 들어오면 바로 출력을 보여주는 비동기식 회로다.
flip-flop은 회로를 보면 알 수 있지만 Cp=1 일 때는 latch와 같은 동작을 하지만 Cp=0
|
- 페이지 3페이지
- 가격 2,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 사용한다. 특히, 비교형 A/D 컨버터는 변환기간 중에 아날로그 입력전압이 일정하게 유지되어야 하므로 샘플/홀드 사용의 필요성이 높다.
샘플/홀드 회로는 아날로그 스위치, 콘덴서, 버퍼 등으로 구성되어 있고 스위치는 샘플링 시간
|
- 페이지 4페이지
- 가격 2,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로의 구성이 복잡하기 때문에 회로를 잘 보며 구성해야한다. RAM 실험은 정보를 기억하고 읽는 실험이기 때문에 회로를 구성할 때 잘못 연결되거나 서로 전선이 부딪혀도 값이 잘못 나올 수 있기에 미리 IC칩과 스위치 간의 거리를 일정량 두
|
- 페이지 5페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
플카운터는 0에서 9까지의 숫자를 카운팅한 뒤 다시 0으로 돌아가는 회로이다. 이 회로에서는 Clear 단자를 이용해서 회로가 9까지 카운팅되고 10이 카운팅 될 때 Clear 시켜 다시 0부터 카운팅 되게 설계하였다. 다음은 10진 동기식 Up 카운터를 만
|
- 페이지 5페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
어 시킨 다음에 1의 값을 주어야한다. 또 각 소자들의 Pin 번호의 기능을 제대로 파악하여 회로의 구성이 잘못되지 않도록 해야 한다. 같은 기능의 gate 여서 입력이 2개와 3개의 gate는 각각의 Pin 이 다른 역할을 할 수 있기 때문이다.
실험결과,
|
- 페이지 3페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로도
라. 최종구현 회로(사진 첨부)
Time process part
그림
그림
Adjustment part
Representative part
그림
그림
1시간 동작 후 오차 확인
그림
그림
마. 구현된 회로 검증 내용
-오실로 스코프 출력 등
O s c i l l a t o r
(Oscillator output)
1/10M 분주 통과 파형
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2007.10.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이는 HIGH, LOW에 대한 입력이 명확하게 하는 역할을 한다. 2CH DIP 스위치는 A와 B에 전압이 별도로 인가될 수 있도록 한다.
진리표의 1은 HIGH와 같고 회로에서는 5V에 해당하며 0은 LOW와 같고 0V와 같다. 전압이 IC라인에 제대로 인가되고 있는지 확
|
- 페이지 4페이지
- 가격 3,700원
- 등록일 2022.08.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|