• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 44,835건

논리 회로 [그림 4] D 플립플롭 JK 플립플롭 JK 플립플롭(JK Flip-flop)은 RS 플립 플롭의 불능 상태(S=1,R=1)를 개선한 것이며, 입력 J와 K는 입력 S와 R과 마찬가지로 플립플롭을 셋하고 클리어 시킨다. (a) 논리 회로 [그림 5] JK 플립플롭 T 플립플롭 T 플
  • 페이지 10페이지
  • 가격 1,500원
  • 등록일 2004.09.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로보다Gate-Array나 Standard Cell 등으로 옮긴 회로가 전체 크기도 작아지고 속도도 더 빨라지기 때문이다. 그 이유로는 FPGA의 경우 MUX를 1 Gate로 크기가 저장되며 일반 논리 소자는 이MUX의 변형에 의해 그 크기가 좌우된다. 반면에 Gate-Array의 경우
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2004.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 회로도 작성 시뮬레이션 AC전압 분배회로 시뮬레이션 Probe 사용법 DC Sweep Parametric 해석 논리 회로 설계 및 실험 디지털 입력신호 시뮬레이션 설정 De-Morgan의 정리 디지털 입력 시뮬레이션 결과 NAND Gate를 이용한 등가회로 Exclusive
  • 페이지 124페이지
  • 가격 3,000원
  • 등록일 2013.08.07
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리 상태를 형성하는 구형파이다. 그림 1-8은 슈미트 트리거 회로의 기본 파형을 보여 주는 것이다. 그림 1-8 슈미트 트리거 회로의 기본 파형 슈미트 트리거 회로는 그림 1-9와 같이 두 개의 트랜지스터로 구성할 수 있다. 이 회로에서 한쪽
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리소자들은 한 클럭 사이클보다 적은 시간내에 상태전이를 마쳐야 한다. 대부분의 디지털 회로들은 시스템 클럭과 동기되어 상태가 바뀐다. 상태의 변화는 클럭의 전이가 low에서 high로 또는 high에서 low로 될 때 일어난다. low에서 high로 전
  • 페이지 15페이지
  • 가격 2,000원
  • 등록일 2010.04.17
  • 파일종류 워드(doc)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리장치의 구조에 대해 요약 기술하여라. 74LS04 : NOT Gate가 6개 내장된 IC 74LS08 : AND Gate가 4개 내장된 IC 74LS32 : OR Gate가 4개 내장된 IC 74LS02 : NOR Gate가 4개 내장된 IC 74LS86 : Exclusive-OR Gate가 4개 내장된 IC 실험 (1) SN7408로 회로를 결선하고, 1)B=0,
  • 페이지 5페이지
  • 가격 1,500원
  • 등록일 2021.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리레벨 (3번 핀) 출력 논리레벨 (4번 핀) 논리레벨 (5번 핀) 논리레벨 (6번 핀) 7 입력을 접지에 잠시 접촉한 경우 High 8 입력을 +5.0V에 잠시 접촉한 경우 Low 9 결함 조건 : 5번 핀 개방 Low High X Low 10 결함 회로 전압 (디지털 멀티미터) 0.159 V 4.53 V 1.6
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리소자를 이용하여 회로를 구성하고, 실험결과를 표와 타이밍도에 기록한다. 실험 1의 ①~⑤과정을 반복한다. (3) 실험 3. 반감산기의 실험 아래 그림과 같이 논리소자를 이용하여 회로를 구성하고, 실험결과를 표와 타이밍도에 기록한다.
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2011.05.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1.목적 논리 반전기의 회로 기능과 중요한 특성 및 BJT를 이용한 논리 반전기 회로를 실험을 통해 이해 2.예비지식 2.1 이상적인 디지털 논리 반전기 그림 16.2 (a) 이상적인 논리 반전기의 전압 전달 특성과 (b)입-출력 전압 파형. 2.2 BJT 논리 반전
  • 페이지 3페이지
  • 가격 3,360원
  • 등록일 2013.10.25
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로실험기 오실로스코프 TTL 7400 (quad 2-input NAND Gate) - 4개의 정 논리 NAND 게이트가 각각 독립적으로 동작한다. 어느 게이트든 하나 이상의 입력이‘0’상태이 면 출력은‘1’이다. 두 입력 모두‘1’이면 출력은‘0’이다. 14개의 핀을 가지고
  • 페이지 7페이지
  • 가격 2,000원
  • 등록일 2007.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top