|
16개의 입접항들이 존재한다. 4변수 카르노도 작성 시 변수 AB는 좌우로, 변수 BC는 상하로 작성하며 두 변수 모두 00, 01, 11, 10 순으로 배열하는 것을 유의해야한다.
AB
CD
00
01
11
10
00
01
11
10
2.7. 카르노도에 의한 논리회로의 간소화(간략화)
카르노
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1일때
8. 논리회로 간소화
실험목적
BCD - 부당한 코드 탐지기의 진리표를 나타낸다.
논리식을 간략화 하기 위해서 카르노맵(Karnaugh-map)을 이용한다.
간략화 된 논리식을 실행하는 회로를 설계하고 실험한다.
실험부품 및 사용기기
7400 NAND
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2010.08.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리에 대한 SOP 표현식은 그림 10-2(b)에 보인 NAND로 구현된다. 출력은 LED로 표현되며, LED는 LOW에 의해 작동되므로 에는 인버터를 추가하였다. 설계를 완성하여 보고서에 회로를 제시하라. 시작을 돕기 위해 보거서에 빈 Karnaugh 맵을 그려 놓았다
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로도
그림 5 전가산기의 기능블럭도
한편, 전가산기는 2 개의 반가산기와 1 개의 OR 게이트로 구성할 수 있다. 그림 2의 반
가산기 기능블럭도를 사용하여 설계한 전가산기의 논리회로도는 그림 6과 같다.
예비보고서를 작성할 때, Max+Plus
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2010.05.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1
0
1
0
1
F = A-B
0
1
1
0
F = A-1
0
1
1
1
F = A
1
0
0
X
F = A∨B
OR
1
0
1
X
XOR
1
1
0
X
F = A∧B
AND
1
1
1
X
NOT
(2) 산술 연산 장치
가) 내부는 기본적으로 전 가산기로 구성되어 있으며, 이를 이용하여 가산 및 감산을 수행함.
나) 산술 연산 장치 구성 : 전 가산기 회로
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|