|
전가산기 회로를 구성하는 경우 IC소자로 반가산기를 두 개 만드는 것이 아니라 한 IC소자에 두 번 연결하여 구성하였다. 이것은 IC소자의 특성상 4개 까지 연결 할 수 있기 때문이다. 이렇게 함으로써 회로가 복잡해 지고 선이 꼬이기도 했지만
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2007.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
) 실험 준비물
-SN7400 ( Quad 2-input NAND gate)
-SN7404 ( Hex inverter)
-SN7408 ( Quad 2-input AND gate)
-SN7432 ( Quad 2-input OR gate)
-SN7486 ( Quad 2-input XOR gate)
Power supply, Oscilloscope
(4) 전가산기와 반가산기
1. 그림과 같이 반가산기란 2개의 입력과 2개의 출력을 가지고 A
|
- 페이지 8페이지
- 가격 13,860원
- 등록일 2012.11.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
: C0
그림 8-3. 전가산기의 C0
표 8-3.E
X
Y
Ci
C0
0
0
0
0
0
1
0
1
0
0
1
1
1
0
0
1
0
1
1
1
0
1
1
1
3. 반가산기에 의해 구성된 전가산기
X + Y + Ci
그림 8-4. 반가산기에 의해 구성된 전가산기
표 8-4.E
X
Y
Ci
C0
S
0
0
0
0
0
1
0
1
0
0
1
1
1
0
0
1
0
1
1
1
0
1
1
1
4. 2비트 병렬 2진 가
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전가산기와 반가산기들의 형태를 알 수 있었고, 회로의 구성에 대한 것들도 알 수 있게 되었다. 이론만 알고 있던 것들을 회로로 구성하여 실험하니 이해가 잘 되었다. 다른 조들의 결과를 보면 오실로스코프를 이용하여 파형을 구현하여 값
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전가산기, 2비트의 전가산기, 2비트의 가감산기를 실험하였습니다. 반가산기에서는 두 입력 변수, 두 출력 변수가 있고 두 비트의 합이 Sum과 다음비트로 넘겨줄 Carry로 나온다는 것을 알 수 있었습니다. 전가산기는 기본적으로 반가산기와 비
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2010.01.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|