• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,364건

Logic Design " 교보문고 ,365~387쪽, 2005년 1월 [2] 7400, 7404, 7474 Datasheet(www.google.com ) Vending Machine Design Ⅰ. 서 론 Ⅱ. 본 론 1. (LAB 3-1) Coffee&Sprite Vending Machine Design 가. State에 따른 Segment 및 추가 LED 설계 나. 입력에 따른 State 변화 및 Encoding
  • 페이지 5페이지
  • 가격 1,800원
  • 등록일 2013.03.03
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털회로실험및설계 예비 보고서 #2 ( 부울대수와 카르노맵, RS Flip-Flop 실험 ) 과 목 담당교수 제 출 일 학 번 이 름 1. 실험목표 ① 부울 대수로 논리식을 간소화하고, 실험으로 확인한다. ② 카르노 맵으로 논리식을 간소화하는 방법을 익힌
  • 페이지 10페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
adder; ARCHITECTURE Behave OF adder IS BEGIN s <= (NOT a AND((NOT b AND c)OR(b AND NOT c)))OR(a AND NOT(((NOT b AND c)OR(b AND NOT c)))); cout <= (a AND b)OR(b AND c)OR(a AND c); END Behave; Project #1 Gray Code Converter 1. 개요 2. 이론 3. 설계 4. 결과분석 5.
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2010.01.24
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
수 있는지 검증 - LED로 동작을 확인 실험내용 4Bit- Sequence-Recognizing 설계 (1)상태도 작성 (2)상태표 작성 (3)K-map 작성 (4)Boolean expression (5)테스트 데이터 논리 회로 작성 1.전체 회로도 2.로직애널라이저 캡쳐화면 고찰 참고문헌
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2010.04.17
  • 파일종류 워드(doc)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 회로의 출력은 2진수이고 7-segment LED는 10진수 표현 방식을 따르기 때문에 이를 설계한 7-segment/Decoder의 진리표와 같은 동작을 만들기 위해서 디코더가 사용된다. 설계실습계획서 (1)번에서 작성한 진리표를 카르로 맵을 사용해서 불리언
  • 페이지 7페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
공급 (b) 입력에 고전압 공급 [그림] 표준 TTL NAND 게이트 동작 3. 참고 자료 디지털 논리와 설계, 유황빈 (정익사) 600-607page 디지털 工學實驗, 구성모 외 5인 공저 (복두출판사) 149-152page 1. De Morgan의 정리 2. TTL NAND/NOR게이트의 정의와 동작
  • 페이지 5페이지
  • 가격 900원
  • 등록일 2004.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
Digital Converter) Data Sheet를 분석하시오. 데이터 시트 분석 (데이터 시트 사진은 위에 올림) - 8-bit ADC -> 256개의 수 표현 - 26, 27, 28, 1, 2, 3, 4, 5번핀은 INPUT - 17, 14, 15, 8, 18, 19, 20, 21번 OUTPUT (17번이 최하위 비트 LSB, 21번이 최상위 비트 MSB) - 11번핀이
  • 페이지 7페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
3. 설계 실습 계획서 (1) 전가산기에 대한 진리표를 작성하여라. - 먼저 가산기에 대해서 알아보자. 가산기란 이진수의 덧셈을 하는 논리 회로이며 디지털 회로, 조합 회로의 하나이다. 전자계산기가 발명된 당시에는 진공관에 의해서 구성되
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2010.03.30
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 전기적 특성PPT ◎ 한규희, 디지털전자회로, 크라운 출판사 ◎ H. E. West, CMOS VLSI 설계의 원리 Ⅰ. MOS의 원리 Ⅱ. MOS의 제조공정 Ⅲ. CMOS의 원리 Ⅳ. CMOS의 인터페이스 1. CMOS와 TTL의 interface 2. TTL과 CMOS의 interface Ⅴ. 논리계열
  • 페이지 4페이지
  • 가격 5,000원
  • 등록일 2009.08.29
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
늘어날수록 생기는 오류를 잡아내는 것이 좀 어려웠지만 다하고 나니깐 새벽 늦게까지 열심히 해서 나온 결과에 보람을 느낄수 있었습니다. 다음 보고서를 쓰거나 설계 프로젝트를 써나갈때도 이러한 형식으로 준비해 나가겠습니다. 
  • 페이지 21페이지
  • 가격 3,000원
  • 등록일 2006.04.25
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top