• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,306건

디지털회로실험및설계 예비 보고서 #3 ( JK Flip-Flop 실험, D, T Flip-Flop 실험 ) 과 목 담당교수 제 출 일 학 번 이 름 1. 실험목표 ① D 플립플롭의 회로 구성과 동작을 실험한다. ② JK 플립플롭의 회로 구성과 동작을 실험한다. ③ T 플립플롭의 회로
  • 페이지 14페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털회로실험및설계 예비 보고서 #2 ( 부울대수와 카르노맵, RS Flip-Flop 실험 ) 과 목 담당교수 제 출 일 학 번 이 름 1. 실험목표 ① 부울 대수로 논리식을 간소화하고, 실험으로 확인한다. ② 카르노 맵으로 논리식을 간소화하는 방법을 익힌
  • 페이지 10페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 카르노 맵을 통하여 간단한 논리회로로 구현함으로써 효율적인 회로를 구성할 수 있음을 알 수가 있다. 두 개의 2 진수 X, Y와 자리올림수 C1을 포함하여 3비트를 더할 수 있는 전가산기를 실제로 설계해보고 동작을 확인해 봄으로써 조
  • 페이지 6페이지
  • 가격 6,300원
  • 등록일 2015.07.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
가/감산기를 배웠다. 앞장에서 배웠던 가산기, 감산기를 합친 IC이다. 가산기이냐 감산기이냐의 기준은 제어입력신호를 무엇으로 주는가에 따라 IC의 기능이 달라졌다. 「실험 9」비교기 회로 「실험 8 간단한 논리 회로 실험
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2017.03.15
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
aly; architecture Behavioral of counter_mealy is type st_mealy is( a, b, c, d, e, f, g, h, i, j ,k ,l ,m ,n, o, p); signal state : st_mealy; signal s_input : std_logic; begin process(m_reset,m_clk) begin if m_reset = '1' then s_input <= '0'; elsif rising_edge(m_clk) then s_input <= m_input; en
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2012.12.24
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
출력(Y) (V) A(V) B(V) 0 0 0 5 0 5 0 5 5 0 5 0 5 5 5 0 5. 기초실험 (2)의 실험결과에 대한 타이밍도를 그리시오. A B C X 6. 다음 OR 게이트 회로의 논리식을 쓰시오. X = ((A+B)+C)+D Y = (A+B)+(C+D) 7. 다음 AND 게이트 회로의 논리식을 쓰시오. X = ((AB)C)D Y = (AB)(CD) 8. 본
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2017.03.15
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
다음단의 클럭에 인가한다. 상승이나 하강클 럭에 무관하다. 5. JK 플립플롭을 이용하여 카운터를 설계할 때 J=K=1로 놓는 이유는? J=K=1로 놓으면 플립플롭의 이전출력이 반전되어 출력되며 RS 플립플롭의 단점을 보 완할 수 있다. 6. D 플립플롭을
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2017.03.15
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
을 게이트 외부에서 접속해 주는 형태로 와이어 결합회로를 통해 AND나 OR 게이트 수를 줄일 수 있는 장점을 가지고 있지만 시정수의 증가로 스위칭 속도가 느리다는 단점도 있다. 3. 3-상태 버퍼/인버터의 특징 출력상태가 High 전압, Low 전압, Hi
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2017.03.15
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
n Cn-1 Sn Cn 7. 7448을 이용하여 2진수를 10진수로 표시하는 회로를 구성하시오. 8. 본과를 실험하면서 나름대로 배운점을 쓰시오. 재밌는 실험이었다. 학술제 준비를 하는 과정에서 필요한 부분이었다. 많은 도움이 되어 기분이 좋았다. 특히 7-세
  • 페이지 2페이지
  • 가격 500원
  • 등록일 2017.03.15
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
반가산기 : 2진수 덧셈에서 두 개의 비트 A와 B를 더한 합 S와 자리올림(carry) C0를 출력하는 조합회로이다. 전가산기 : 두 개의 비트 A, B와 밑자리로부터의 자리올림 C1을 더한 합 S와 윗자리로의 자리올림 C0를 출력하는 조합회로이다. 가산
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2013.10.28
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top