|
디지털회로실험및설계 예비 보고서 #3
( JK Flip-Flop 실험, D, T Flip-Flop 실험 )
과 목
담당교수
제 출 일
학 번
이 름
1. 실험목표
① D 플립플롭의 회로 구성과 동작을 실험한다.
② JK 플립플롭의 회로 구성과 동작을 실험한다.
③ T 플립플롭의 회로
|
- 페이지 14페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
JK 플립플롭 소자로서, 여태까지의 소자와 다르게, 입력이 Q와K 두 개가 각각 13번과 3번 핀인 것이 특징이며, 적정 입력 전압은 약 2볼트, 적정 출력 전압은 약 2.5~ 3.5 볼트를 보인다.
4. PSpice 시뮬레이션 회로도 및 결과
실험1) 4-to-1 MUX를 구성하
|
- 페이지 19페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1
11
10
00
X
X
X
X
01
X
X
X
X
11
1
1
1
1
10
0
1
1
1
Q1Q0
Q3Q2
00
01
11
10
00
X
X
X
X
01
0
0
1
0
11
1
1
1
1
10
X
X
X
X
Q1Q0
Q3Q2
00
01
11
10
00
X
X
1
0
01
X
X
1
0
11
X
X
1
1
10
X
X
1
1
Q1Q0
Q3Q2
00
01
11
10
00
X
1
1
X
01
X
1
1
X
11
X
1
1
X
10
X
1
1
X
K-MAP으로 입력식을 위와 같이 유도하고 아래회로를
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2007.01.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1, 모두 1일 때는 Q=1, Q\'=0)
(논리레벨이 0일 때 완전 0이 아닌 0.2V 수준의 0에 매우 비슷한 값이 나왔으며, 논리레벨이 1일 때는 완전 5V가 아닌, 4.3V 수준의 5V에 매우 비슷한 값이 나왔다.)
실험4) 다음 회로를 구성하고, 표를 완성하시오. (D, T F.F
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
JK 플립플롭이라는 것이 기본게이트로 구현 할 수 있다는 것을 알게되었다.
실험회로 2 결과
74LS76 IC의 JK Flip-Flop을 이용하여 T Filp-Flop으로 변환한 회로의 동작을 확인하라.
회로도
시뮬레이션
표
T
Q(t)
Q(t+1)
1
4.519(그림 2_1)
0.047(그림 2_2)
0
4.446(
|
- 페이지 12페이지
- 가격 1,000원
- 등록일 2006.05.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|