|
4년 12월 10일 발행.
Electronic Device and Circuit Theory PRENTICE HALL Robert L.Boylestad Louis Nashelsky Ⅰ목적
(1) JFET 증폭기의 바이어스 회로를 고찰한다.
(2) FET 소오스 접지 증폭기의 특성을 조사한다.
(3) FET 드레인 접지 증폭기의 특성을 실험한다.
Ⅱ
|
- 페이지 10페이지
- 가격 500원
- 등록일 2003.01.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
_temp1=4235&id=1341&nav=2&m_search=FET%EB%B0%94%EC%9D%B4%EC%96%B4%EC%8A%A4
[Fundamentals of Microelectronics]
B.Razavi 저 | John Wiley 2nd Edition
[전자회로실험]
이현규, 김영석 저 | 충북대학교출판부
[FLOYD 기초회로실험 제9판 - 원리와 응용]
David M. Buchla 저 | 도서출판 ITC
|
- 페이지 14페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 1.실험개요
2. 실험 기자재 및 부품
3. 배경 이론
4. 실험 절자 및 Pspice simulation
5. 고찰
6. 참고문헌
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2021.02.01
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
이 실험에서는 소오스 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 1. 실험 개요
2. 실험 기자재 및 부품
3. 배경 이론 (실험 이론)
4. 실험 절자 및 Pspice Simulation 결과
5. 고찰
6. 참고문헌
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2021.02.01
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
적으며, 이면 이다. 소스에 출력이 있으므로 입력 전압과 동상이다.
① 전압 이득
② 입력 저항
입력 신호가 Gate에 공급되므로 입력 저항은 CS 증폭기와 같이 매우 높다.
여기에서, 이다. 1. 실험의 이론
2. 실험 결과
3. 결과 분석 및 고찰
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.08.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|