|
실험11
가산기와 크기 비교기
실험 목표
사용 부품
이론 요약
예제: 4비트 2진/BCD 코드 변환기
실험순서
실험 11보고서
실험 목표:
데이터 및 관찰 내용:
실험1. 4비트 2진/BCD코드 변환기 실험:
실험2. 4비트 2진/Excess-3 코드 변
|
- 페이지 17페이지
- 가격 1,500원
- 등록일 2015.04.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
4비트가 2진 9를 나타내기 때문이다. 일반적으로 숫자 표현의 형태가 미리 알려지기 때문에 비트를 식별하는 데는 어려움이 없다. 여기서 언급된 부호화된 숫자의 표현식을 부호화된 절대값(singed-magnitude) 시스템이라고 한다.
※부호 절대값 표
|
- 페이지 10페이지
- 가격 1,300원
- 등록일 2009.06.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Comparator
1.실험목적
2.실험결과
1)실험 1 : 7483, 7485, 7447를 이용한 단일 FND 출력
3.고 찰
Digital Circuit 3 – Adder & Comparator
4.실험목적
5.실험결과
1)실험 2 : 0~14까지의 숫자를 FND에 10의자리와 1의자리 출력
6.고 찰
7.느낀 점 및
|
- 페이지 6페이지
- 가격 1,200원
- 등록일 2013.07.23
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
비교기를 사용 하여서 4비트 2진/Excess-3 코드 변환기를 설계하고 구현 및 테스트를 하며, 오버플로우 검출이 가능한 부호 있는 가산기를 설계하는 것이 주된 실험 목표였다.
처음에 2진/Excess-3 변환기의 회로도를 봤을 때 무엇인가 왠지 복잡 할
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2012.05.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
4비트 전가산기 소자이며 carry의 입력과 출력이 가능하다.
⑤74385:쿼드 비트 adder 소자이며 감산기로도 사용된다.
⑥7483:4비트 바이너리 가산기이다.
4. 실험 방법 및 시뮬레이션
반가산기를 VHDL로 설계하여 출력해보면 다음과 같다.
전가산기를
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2011.11.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|