• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,195건

실험을 하면서, 회로를 구성하는 선이 복잡해 잘못 연결해서 그런지 결과가 잘 나오지 않았다. 선을 다시 연결해 보니 제대로 된 결과가 나왔다. 어느덧 학기말에 치닫고 있다. 그동안 실험을 해오면서 그동안 몰랐던 디지털 회로에 대해 많은
  • 페이지 5페이지
  • 가격 700원
  • 등록일 2011.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
디지털 멀티미터의 주된 특성상의 차이점을 논하라. (8) 디지털 멀티미터에서 전압 측정 범위별로 전압계 감도를 구하라. Ⅴ. 참고문헌 기초전기전자공학실험 → 곽경섭외 (주)교학사 디지털회로실험 → 배명진외 에드텍 멀티미터의 사용
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2002.04.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험책을 찾아보면 중첩의 원리를 실험 하기에 앞서 선형회로라는 전제조건을 주는것도 있음을 확인 할 수 있었다. 참고서적 : 전기전자실험 박건작 외/진영사 디지털회로실험 김사중 외/상학당 참고사이트 : http://163.180.122.191 경희대학교 광
  • 페이지 6페이지
  • 가격 2,300원
  • 등록일 2012.11.05
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 실험을 하기 위하여 편리하게 쓰인다. 다음에 브레드 보드의 구조를 나타내고 있다. 일반적인 브레드 보드의 사용은 빨강색 라인을 전원으로, 검은색 라인을 공통 접지로 사용하는 경우가 많다. 1. AND GATE 실험 ● 실험 목표 ●
  • 페이지 3페이지
  • 가격 1,300원
  • 등록일 2013.02.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 3. 2bit 가산기 3-1. 실험결과 전가산기와 반가산기를 이용한 2BIT 병렬 가산기의 회로. 위의 회로도에서 우리는 반가산기와 전가산기를 찾을 수 있다. 처음 입력은 반가산기로 들어가서 그에 대한 SUM 과 CARRY 가 출력으로 나온다. 여기서 나
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2006.06.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 결과 Bread board에 회로를 결선하고 동작시켜본 결과이다. ① 0 × 0 = 0 연산 x1 x0 y1 y0 0 0 0 0 ② -1 × 0 = 0 연산 x1 x0 y1 y0 1 1 0 0 ③ -2 × 1 = -2 연산 x1 x0 y1 y0 1 0 0 1 ④ -2 × -1 = 2 연산 x1 x0 y1 y0 1 0 1 1 ⑤ -1 × 1 = -1 연산 x1 x0 y1 y0 1 1 0 1 ⑥ -2 × -2 = 4 연
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2019.07.17
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
트랜지스터의 동작 및 기능 -트랜지스터는 기본적으로 전류를 증폭할 수 있는 부품. 디지털 회로에서는 ON 또는 OFF의 신호만 받기 때문에 트랜지스터의 증폭 특성의 차이는 문제가 되지 않는다. 회로 기능은 대부분이 IC로 처리하는 경우가 많
  • 페이지 7페이지
  • 가격 1,200원
  • 등록일 2009.06.10
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에 주로 사용한다. - 내부구조 - 진리표 CK D Qn+1 비고 0 X Qn 불변 1 0 Qn 불변 1 1 n 반전 - 타이밍도 1. 그림 8의 4-bit even-parity generator/checker 실험회로를 결선하시오. D0, 1, 2, 3 입력에 1=H(5V) 와 0=L(0V)의 조합을 인가하고 Switch SW의 ON/OFF 상태에
  • 페이지 4페이지
  • 가격 3,360원
  • 등록일 2012.11.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 1-②] 그림 10.5의 로드가 있는 레지스터 회로를 VHDL로 설계하고 회로를 구성하여 출력을 확인하여 보시오. 클록의 주기를 60ns로 하시오. 우선 VHDL로 설계하면 다음과 같다. 7474 소자를 사용하여 회로를 구성하고 시뮬레이션 해보면 다음과
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2011.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
, Mod-9 카운터, 존슨 카운터 이 3가지의 실험을 진행하면서 각각의 작동방식을 이해할 수 있었다. 이번에 다루는 모든 카운터들은 각 출력이 클록에 의해서 동기화가 된다는 사실을 실험을 통해 알 수 있었다. 회로를 구성하는 과정도 비동기
  • 페이지 4페이지
  • 가격 700원
  • 등록일 2011.11.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top