|
회로를 만들어 보았다.
Input
Output
xa
xb
y0
y1
y2
y3
0
0
1
0
0
0
0
1
0
1
0
0
1
0
0
0
1
0
1
1
0
0
0
1
4. 실험에 필요한 이론
(1) 실험에 사용할 소자들의 Data Sheet
(2) 논리연산게이트
디지털 컴퓨터는 각 부품의 전기, 자기 특성상, 2개의 상태만을 표현하는 방법
|
- 페이지 9페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
NPUT SIGNAL circuit block는 고정된 high와 low 신호의 두 출력을 공급한다.
.회로판에서 논리 회로는 DIP와 IC package를 포함한다.
EXERCISE 1-2 Connecting the Digital Logic Circuit
EXERCISE OBJECTIVE
디지털 논리회로를 연결하고 입력과 출력을 관찰하라.
DISCUSSION
.tow-pos
|
- 페이지 3페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 결선하라.
2) 표 1의 결과가 나오는지 확인하라.
3) 논리연산회로를 결선하라.
4) 표 2의 결과가 나오는지를 확인하라.
5) ALU회로를 결선하라.
6) 표 3의 결과가 나오는지를 한 기능씩 확인하라. ■ 실험제목 : 산술논리연산장치
■ 관
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털회로실험및설계 예비 보고서 #2
( 부울대수와 카르노맵, RS Flip-Flop 실험 )
과 목
담당교수
제 출 일
학 번
이 름
1. 실험목표
① 부울 대수로 논리식을 간소화하고, 실험으로 확인한다.
② 카르노 맵으로 논리식을 간소화하는 방법을 익힌
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도 및 결과
JK Flip-Flop 실험
실험1) 다음 회로도를 구성하고, 표를 완성하시오.
실험1 회로도
실험1 시뮬레이션
실험2) 다음 회로도를 구성하고, 표를 완성하시오.
실험2 회로도
실험2 시뮬레이션
실험3) 다음 회로도를 구성하고, 표를 완성
|
- 페이지 14페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
선택하여 단일 출력으로 내보내 는 조합 논리회로이다. 멀티플렉서는 ‘n개의선택 (단자)변수’ 조합에 따라 많은 입력들 중 하나를 선택하여 그대로 출력에 넘겨주기 1. 실험 목적
2. 기초 이론
3. 실험 예비 보고
4. 실험 방법 및 순서
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2015.11.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로가 정상작동함을 의미한다. 이로써 multisim 프로그램을 통해 간단한 회로를 구성하여 가상으로 사용해 볼 수 있었다. 2학년 1학기, 첫 전공 수업을 들으며, 과제들을 통해 여러 논리와 게이트들을 이해하고, multisim프로그램을 처음으로 이용
|
- 페이지 3페이지
- 가격 800원
- 등록일 2017.06.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
지정된 VT+와 VT-에서만 state를 변화시킨다. ; VT+와 VT-사이에서의 입력 신호는 locked out이다.
.SChmitt-trigger gate는 아날로그 input waveform을 square 디지털 output waveform으 로 전환한다. 1.UNIT OBJECTIVE
2.UNIT FUNDAMENTALS
3.NEW TERMS AND WORDS
4.DISCUSSION
|
- 페이지 4페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
똥피하기 게임을 KIT에 구현
- 디지털논리회로실험 프로젝트 최종 보고서
0. 목차
- 서론
- 본론
- 결론
- 참고문헌
- 프로젝트 후기
1.서론
설계 구성 요소 : 목표 및 기준 설정
- 개발 동기(목적), 차별성
이 프로젝트를 설계하게된 것은 Dot Matrix
|
- 페이지 7페이지
- 가격 3,300원
- 등록일 2013.07.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
h이다.
.XNOR 회로의 output은 equality의 input상태에서 high이다.
.XOR와 XNOR gate의 output은 동일한 XOR와 XNOR input state에 대해서 반대이다.
Exercise 3-2 Dynamic Response of XOR/XNOR Gate
square wave input에서 XOR와 XNOR gate의 반응을 설명하라.
DISCUSSION
.two-input XOR또는 XNO
|
- 페이지 3페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|