|
디지털 논리회로, 연학사
박인정, 소프트웨어와 하드웨어, 청문각
인텔 홈페이지 www.intel.com
AMD 홈페이지 www.amd.com I. 서론 - 마이크로프로세서의 출현
II. 본론
1. 마이크로프로세서란?
(1) 마이크로프로세스의 발전 과정
(2) 마이크로
|
- 페이지 11페이지
- 가격 4,000원
- 등록일 2013.03.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털 논리회로, 연학사
박인정, 소프트웨어와 하드웨어, 청문각
인텔 홈페이지 www.intel.com
AMD 홈페이지 www.amd.com I. 서론 - 마이크로프로세서의 출현…………………………………………………1
II. 본론………………………………………
|
- 페이지 11페이지
- 가격 4,000원
- 등록일 2013.03.18
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
듯 하다. 따라서 이번 실험의 회로도와 실험결과의 일치로 인해 이 회로도와 실험의 결과는 참이라는 것을 알 수가 있다. _
수고하셨습니다_ 1.bcd 10진 엔코더(Encorder)
2.7 - 세그먼트 디스플레이 (7 - Segment Display)
3.SR 래치(SR Rach)
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2002.12.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계 명칭.
IC를 이용한 스톱 워치
최종 목표.
이론과 실험을 통해 배운 논리소자를 스톱워치 설계에 적용해 봄으로써 이론과 실질적 응용에 대한 관계를 확인한다.
...
회로의 정상 결선에도 불구하고, 장시간 사용으로 건전지 내
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2008.12.05
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로 실험에서 주로 사용되는 직접회로는 74XX TTL 계열이며 바이폴라(bipolar)형 트랜지스터로 구성되어 있으며 5V를 "on"(이진수 1)상태로, 0V를 “off”(이진수 0)상태로 사용한다. RRL은 주로 DIP(Dual-in-line Package)형이며 기능에 따라 14핀, 16핀 등
|
- 페이지 2페이지
- 가격 800원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
계산하라. 순서 g의 결과와 비교하라. 1.사전 지식
1)반도체
2)진성반도체
3)확산 전류
4)드리프트 전류
5)전류의 방향
2.실험 절차
1)문턱 전압
2)직렬구성
3)병렬구성
4)정논리 AND 게이트
5)브릿지 구성
6)실전 연습
3.분석 및 토의
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2008.12.17
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에 대해 다음의 입력파형에 대한 FF의 출력 Q[3:0]를 그리고, 출력이 0-9까지 10진수로 증가하도록 나타내어라.(단, MyCad의 ‘시그널 합치기...’를 이용하고, 입력 CLK의 주기는 60ns이다.)
(5) JK 플립플롭을 이용한 동기식 감산 16진 카운터를
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2011.09.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험 목적에서와 같이 이번 실험시간에는 논리 회로에서의 논리 게이트들의 동작과 Boolean equation, De morgan의 법칙을 바탕으로 한 논리 게이트의 특성을 이해하는 시간이었다. 실험은 전반적으로 예비보고서를 쓸 때 분석했던 것과 같이 Truth tab
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2013.07.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에 사용된 7400시리즈 정리
① 7400 - Quadruple 2 input NAND gate
② 7404 - Hex inverter
③ 7410 - Triple 3 input NAND gate
④ 7474 - Dual Positive-Edge-Triggered D Flip-Flops
⑤ 7476 - Dual J-K Flip-Flops with Preset and Clear 논리회로 실험 5. 인코더 (Encoder)
실험 1. 인코딩 -
|
- 페이지 15페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1
1
(c) NOT 게이트
입력
출력
A
B
Y
0
0
1
0
1
1
1
0
1
1
1
0
(d) NAND 게이트
입력
출력
A
B
Y
0
0
1
0
1
0
1
0
0
1
1
0
(e) NOR 게이트
입력
출력
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
0
(f) Exclusive-OR 게이트
조합논리회로의 설계
우선 원하는
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2009.06.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|