|
리를 이용하여 논리회로를 간소화시킬 수 있는
능력을 키운다.
[기본이론]
1.부울대수
부울대수는 AND와 OR의 기본개념을 이용하여 다음과 같이 정리할 수 있다.
논리곱(AND 게이트)
논리합(OR 게이트)
부정(NOT 게이트)
0·0=0
0+0=0
1=0
0·1=0
0+1=1
0=1
1
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2003.04.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 구하고, 이에 상응하는 논리적의 논리화 형태 (AND-OR)로 74LS08, 74LS32를 사용하여 그 논리회로를 구성한 뒤 표에 4변수 입력을 가한 때의 출력을 측정하여 해당란에 기입한다.
5. 참고문헌
Fundamentals of Digital Logic with Verilog Design (S.Brown, Z.V
|
- 페이지 3페이지
- 가격 6,300원
- 등록일 2015.12.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로에서 배운 내용인 1-out-of-n
code를 사용하기에 적절한 Counter인 것 같았다. 1-out-of-n code는 n 개의 비트 중 하나만
1이 되어 정보를 나타내는 코드인데, 이것이 Ring Counter와 잘 맞을거란 생각이 들었다.
논리회로실험 8. 카운터
ⅰ. 7476 J-K 플
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도
반감산기를 사용한 전감산기
형성평가
반 가산기 회로도의 구성은?
전 가산기 회로도의 구성은?
반 감산기 회로도의 구성은?
전 감산기 회로도의 구성은?
[논리회로 목차]
5. 해독기와 부호기
학습목표
해독기의 원리를 이해하여 활용
|
- 페이지 20페이지
- 가격 2,300원
- 등록일 2001.03.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로표현
그림 . 트랜지스터 회로
⑤ 그 밖의 논리회로
종류 : 버퍼(Y=A), NAND{Y=(AB)'}, NOR{Y=(A+B)'}, NXOR{Y=(A B)'}
회로표현
(2) 와이어드 게이트
능동소자의 출력단자를 직접 연결하여 논리 소자의 기능을 발휘할 수 있도록 한 것
능동소자 : 기본
|
- 페이지 4페이지
- 가격 1,200원
- 등록일 2004.07.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도를 직접 연결하려니 무엇부터 해야 할지 어려워서, 실험을 할 때 완성하지 못하여 시간이 지체되었었다. 하지만 결과보고서를 쓰다 보니 7-segment와 논리 회로에 대해 전반적인 이해도를 높일 수 있었다.
우리의 일상생활은 보이는 것을
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2012.01.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
위한 용도로 사용하는 회로
■ n 비트 레지스터는 n 비트의 2 진 정보를 저장하기 위한 n개의 풀리풀롭과 데이터 처리를 위한 조합 논리 회로로 구성
■ 레지스터 예
[그림] 4 비트 레지스터
① 시프트 레지스터(shift register)
- 클럭 펄스에 의
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2013.05.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1. 진법변환문제 및 논리회로 작성
(1) 실험 1-1-1에서 구한 전류 이득 값을 이용하여 이론값을 구하고, 실험 및 앞에서 구한 계 산 결과와 비교한다.
(2) 실험 1-1-1에서 구한 트랜지스터의 β 값과 값을 이용하여 회로 1, 2, 3 의 특성을
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2012.05.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도를 설계하는 것이 끝이 아니라 그 외의 많은 복합적인 요소들에서도 많은 깨달음이 있었던 첫 프로젝트였다. 두 번째 프로젝트에서는 좀 더 완벽한 실험을 해 보이겠다.
논리회로실험 및 설계 보고서
프로젝트1
(교통신호등)
제출일: 20
|
- 페이지 4페이지
- 가격 3,360원
- 등록일 2012.10.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 부정의 논리식으로 표현한다.
NOT 게이트를 스위치 회로로 구성하면 그림 3-17과 같고, 트랜지스터는 한 개가 곧 바로 NOT 게이트가 되므로 그림 3-18과 같다.
스위치 회로는 스위치 A를 누르고 있는 동안 접점이 열리도록 회로를 구성하였
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2010.02.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|