|
◎ Counter
- 플립플롭의 주요 응용으로서 입력되는 펄스의 수를 세는 카운터(counter)가 있다.카운터는 단순히 입력 펄스의 수를 세는데 사용될 뿐만 아니라 디지털 계측기기와 디지털 시스템에 널리 사용된다. 클럭 펄스처럼 펄스가 일정 주기
|
- 페이지 10페이지
- 가격 1,500원
- 등록일 2009.07.03
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가 변화되지는 않음을 위의 입력에 따른 결과(자주색 굵은 선)를 보면 알 수 있다.
5) Decoder의 특성 상, 어떤 입력변화에 따른 서로 다른 출력 결과를 얻을 수 있음을 위의 파형에 의거하여 알 수 있다.
* D Flip-Flop실험 결과파형
1) Input clk(clock)에
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2006.04.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
decoder에서 고려되어야 할 opcode는 opcode[6:5]가 모두 10인 특징이 있음을 알 수 있다.
실험을 대비하여 모듈을 직접 코딩해보았다.
모듈 구현은 address generator decoder와 동일한 방식으로 이루어졌다. ① Address Generator Decoder
② Branch Handler / PC Calcu
|
- 페이지 4페이지
- 가격 1,200원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Encoder 실험
실험 목적
실험 준비물
실험 방법
실험 이론
1.증분식 엔코더란?
2.증분식 엔코더의 특징
3.증분식 엔코더의 구조 및 파형
실험 결과
비고 및 고찰
실험 제목 - Step motor실험
실험 목적
실험 준비물
실험 이론
4상
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2012.05.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Decoder
10진숫자
ABCD
0
1
2
3
4
5
6
7
8
9
0000
0001
0010
0011
0100
0101
0110
0111
1000
1001
디코더(Decoder)는 2진부호, BCD부호, 기타 여러 가지 부호들을 부호가 없는 형태로 바꾸는 회로이다. 흔히 사용하는 예로는 계산기에 있어서 연산회로로부터 나오는 BCD부호
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
encoder_be -- 테스트 할 대상인 encoder의 회로 이용을 선언, decoder의 input x와 output d가 반전된 encoder이므로 d를 input, x를 output으로 선언, en은 그대로 input
port(
EN : in Std_logic;
D : in STD_LOGIC_VECTOR (7 downto 0);
x : out STD_LOGIC_VECTOR (2 downto 0));
end component;
begin
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2017.06.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
. 따라서 완전하지는 않지만 한번의 실험결과의 참값과 회로도의 이상이 없음을 토대로 이 실험은 참이라는 것을 알 수가 있었다^^ _
수고하셨습니다_ 1.엔코더 (Encorder)
2.액티브 로우 디코더(Active Low Decorder)
3.bcd 10진 디코더(Decorder)
|
- 페이지 11페이지
- 가격 2,300원
- 등록일 2002.12.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디지털회로실험및설계 결과 보고서 #8
( Encoder, Decoder 실험 )
과 목
담당교수
제 출 일
학 번
이 름
1. 회로도
2. 실험결과 및 이론분석
실험 (1) 1.회로의 초기값에 대하여 알아보고 그 이유를 설명하시오.
2. 74LS148의 입력에 따라 FND의 출력을 확인
|
- 페이지 7페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
multi is
port( a : in unsigned (1 downto 0);
b : in unsigned (1 downto 0);
result : out unsigned (3 downto 0));
end entity;
architecture arc of multi is
begin
result <= a * b;
end arc; Decoder(4bit BCD)
Multiplexer(8비트)
Encoder(4bit)
Comparator(4bit)
Multiplier(2bit)
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2011.11.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디코더의 LT, BI_RBO, BRI 핀기능의 분석과 활용.hwp…………7p
decoder_lzs.pdf………………………………………………………………1p
Result 1.3gp [00:00:38]
Result 2.3gp [00:00:33]
〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓〓
{LT BRI의 기능, BI/BRO 74LS47 분석, 디코더의 LT, BI/RBO, BRI 핀기능의 분석과 활용 (LT,BI/BRO,BRI의 기능, 74LS47 분석, DECODER, 74LS47 활용, 74LS48의 활,
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2014.09.20
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|