|
JK Flip-Flop(정적 작동)
① 7476 master-slave Trggered 2쌍 JK Flip-Flop을 Logic 브래드보드에 연결한다.
② 아래에 보인 바와 같이 회로를 구성한다.
PR
To sw2 J Q To L1
To sw1 CLK
To sw3 K CLR Q
※ 주의 : CLK에서 작은 cirle은 Negative(하향) clock천이시에 입력단 데이터
|
- 페이지 9페이지
- 가격 1,300원
- 등록일 2006.03.20
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
R, S 입력값과 클록의 입력으로 인한 출력의 변화를 확인할 수 있었다. 또한 설계한 Edge-trggered RS 플립플롭이 Clk 신호가 High로 변화할 때에만 입력값에 따른 출력을 뽑아주는 것으로 보아 Positive Edge-triggered 임을 확인해 볼 수가 있었다.
(2) 설계
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
RS래치에 추가하여 그림 5-4의 Edge-triggered RS 플립플롭을 구성하여라.
: 래치와 Edge-triggered 플립플롭의 가장 큰 차이점을 발견할 수 있다.
4. S와 R값에 적당한 입력을 주고 실험한 결과를 실험결과의 두 번째 타이밍 선도에 나타내어라.
: 실제로
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2011.05.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
플립플롭에서 불안정한 출력값을 보였던 S(J)=0, R(K)=0 에서도 일정한 출력값이 나타남을 알 수 있다.
시뮬레이션 결과 얻어진 결과는 다음 표와 같다.
J
K
Q
bar{Q}
0
0
1
1
0
1
0
1
1
0
1
0
1
1
0
1
표 3. JK Flip-flop 진리표
5. 고찰
기본적인 기억소자인 SR 플
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2008.12.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
플립플롭의 진리표이며 그 특성방정식은 다음과 같다.
표 8-3 D 플립플롭의 진리표
D Q
Q'
0 Q
0
1 Q
1
JK 플립플롭도 마찬가지로 edge-triggered JK 플립플롭을 구성할 수 있으며, 이 외에도 T 플립플롭이 있다. T 플립플롭의 진리표가 표 8-4에 있으며, 그
|
- 페이지 4페이지
- 가격 600원
- 등록일 2007.07.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Q는 0이 나오게 된다. JK 플립플롭이 기능을 수행하기 위해서는 PRESET=CLEAR=1이 되어야 한다.
따라서 PRESET의 역할은 Q를 1로 초기화하고 CLEAR의 역할은 Q를 0으로 초기화 할 때 사용한다. 1. 실험 결과 및 분석
2. 비고 및 고찰
3. 설계 및 고찰
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2011.09.29
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
플립플롭
래 치 : 비동기식 플립플롭
플립플롭이란?
1. 플립플롭의 기억용량
2. 플립플롭의 개요와 동작
3. 타이밍관련 매개변수
준비시간과 유지시간
전달지연시간
최대 클럭주파수
4. 종류
SR 플립플롭 vs. D 플립플롭
JK 플립플롭
|
- 페이지 18페이지
- 가격 2,000원
- 등록일 2014.01.15
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
2
D 플립플롭을 사용하여 10진수 카운트 설계 파형도(2page)
D 플립플롭을 사용하여 만든 16진수 카운트 파형도
파형도 2-1
D 플립플롭을 사용하여 만든 10진수 카운트 파형도
파형도 2-2
D 플립플롭을 사용하여 10진수 카운트 설계 결론
결과
- page 6-
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2013.08.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
플롭 출력을 조합은 그 시점까지 입력된 clock 펄스의 개수를 나타내는 2진수가 된다. 한편 이러한 회로는 주어진 clock 입력의 주파수를 절반씩으로 줄여나가는 분주회로(frequency divider)로 사용 할 수도 있다.
<그림5>
Shift register
플립플롭 하
|
- 페이지 8페이지
- 가격 4,200원
- 등록일 2013.10.21
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
결정하는 회로를 Flip Flop 이라 한다. 1.논리게이트
(1)논리게이트 개요
(2)논리게이트 종류
2.쿨럭 파형의 정의
3.flip flop(플립플롭)의 정의
- 종류 및 설명
- JK7476 플립플롭 과 7400 플립플롭
4.실험내용
5.고찰
6.참고문헌
|
- 페이지 15페이지
- 가격 2,000원
- 등록일 2010.04.17
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|