|
논리게이트와 부울대수 3.1 논리연산과 논리게이트 3.2 부울대수 3.3 부울함수의 정규형 및 표준형 제4장 부울함수의 간소화 및 구현 4.1 개요 4.2 카노우 도표 방법 4.3 NAND 게이트와 NOR 게이트를 이용한 구현방법 제5장 조합논리회로 5.1 개요 5.2
|
- 페이지 28페이지
- 가격 5,500원
- 등록일 2009.03.27
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
순서가 어디든 바꿔도 결과값은 동일하다.
③ 분배법칙
④ 다중부정
⑤ 드모르강의 법칙
(2) 조합 논리회로
조합 논리 회로는 논리곱, 논리합, 논리 부정의 세 가지 기본 논리 회로를 조합하여 구성한 논리 회로로, 입력, 논리 게이트, 출력으
|
- 페이지 6페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
대수의 기본 개념과 기본연산, 이와 관련한 실제 논리 회로에서 사용하는 게이트와의 관계를 불 대수의 공리 및 논리식의 표현으로 살펴보고, 복잡한 논리식을 간단하게 간소화하는 방법에 대하여 학습한 후 실험실습을 통한 실무 활용능력
|
- 페이지 15페이지
- 가격 2,500원
- 등록일 2007.07.09
- 파일종류 기타
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
요소를 나열하고 각 기능을 설명하시오.
3. 시스템 소프트웨어와 응용 소프트웨어의 차이점을 서술하시오.
.
.
2장. 연습문제(주관식)
1.조합논리 회로와 순차 논리 회로의 특징을 서술하시오.
2. F= ABC+A’B’C+AB’C를 간소화 하여라.
.
.
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
OR한 다음 부정한 것은 두 신호를 각각 부정한 다음 AND한 것과 같다"는 것을 알 수 있다. 위의 항등식을 다음 진리표를 이용하여 증명해 본다 1. 실험목적
2. 실험이론
(1)NAND 게이트의 변환
(2) NOB 게이트의 변환
3. 실험방법
예비고찰
|
- 페이지 3페이지
- 가격 800원
- 등록일 2011.05.20
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
AND gate는
입력단자의 여러가지 조합에 대하여 논리곱과 동일한 결과를 출력하는 소자. 실험2. 게이트와 부울대수 및 조합논리 회로
AND - Gate
OR - Gate
NOT - Gate
NAND - Gate
NOR - Gate
Exclusive-OR - Gate
Bool 대수란?
Bool 대수의 표기법과 그 예
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2011.05.02
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트
입력
출력
A
B
Y
0
0
0
0
1
1
1
0
1
1
1
0
(f) Exclusive-OR 게이트
조합논리회로의 설계
우선 원하는 회로의 입력과 출력의 관계를 진리표로 표현을 한다. 그 다음은 구현된 진리표를 가지고 대수식을 세우는 것인데 간력한 경우에는
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2009.06.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 간소화
■ 구성형태
▢ 변수가 개수가 n일 경우 2n 개의 사각형들로 구성
▢ 각각의 사각형들은 하나의 최소항을 나타냄 ▣ 부울대수(Boolean Algebra)
▣ 논리게이트(Logic Gate)
▣ 카르노맵(Karnaugh Map)
▇ 2변수, 3변
|
- 페이지 17페이지
- 가격 2,000원
- 등록일 2014.03.27
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로 실험(TTL 게이트와 PLD를 이용한), 에드텍
김상진(1990), 디지탈 IC의 활용(게이트에서 마이컴까지), 집문당
문경주(2010), 분산전원 운용을 위한 통신 게이트웨이 개발, 명지대학교
이옥란(2008), 논리 및 부울대수에 관한 연구, 인제대학교
|
- 페이지 7페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
조합회로와 순서회로로 구성(컴퓨터 내부회로 구성)
게이트
논리회로의 기본적인 하드웨어 소자로, 두 개 이상의 입력단자와 1개의 출력단자를 가짐
기본 연산 : 논리곱(AND), 논리합(OR), 논리부정(NOT), 배타적논리합(택)
불 대수(Boolean al
|
- 페이지 189페이지
- 가격 3,000원
- 등록일 2015.09.16
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|