|
실험11
가산기와 크기 비교기
실험 목표
사용 부품
이론 요약
예제: 4비트 2진/BCD 코드 변환기
실험순서
실험 11보고서
실험 목표:
데이터 및 관찰 내용:
실험1. 4비트 2진/BCD코드 변환기 실험:
실험2. 4비트 2진/Excess-3 코드 변
|
- 페이지 17페이지
- 가격 1,500원
- 등록일 2015.04.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가산기와 비교기를 사용 하여서 4비트 2진/Excess-3 코드 변환기를 설계하고 구현 및 테스트를 하며, 오버플로우 검출이 가능한 부호 있는 가산기를 설계하는 것이 주된 실험 목표였다.
처음에 2진/Excess-3 변환기의 회로도를 봤을 때 무엇인가 왠
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2012.05.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가산기와 비교기의 결합만이 아니고 가산기끼리의 결합이나 비교기끼리의 결합만으로도 무궁무진한 회로를 만들 수 있다는 것이 무척이나 흥미로운 사실이었다. 특히 가산기끼리의 직렬연결은 4비트 뿐만 아니라 8비트와 16비트도 구현할 수
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
4비트 2진 전가산기와 그의 보수를 이용한 4비트 2진 전감산기
IC 7483은 MSI 4비트 2진 전가산기이다.
다음 회로의 합 또는 차의 출력은 FPGA의 LED로 출력핀을 설정하여 FPGA의 LED로 출력을 확인한다.
그림 8-6의 Select 단자는 add 또는 subtract를 선택하
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
가산기와 직렬 가산기에 비해 기본 구성 요소가 전감산기로 바뀐 것을 제외하고는 동일
감산가기를 별도로 설계하지 않고 가산기를 이요하여 감산기로 병용
감산법을 1의 보수에 의한 방법, 2의 보수에 의한 방법, 부호와 크기에 의한 방법
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2002.12.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|