• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 18건

1. 실험목적  ● Adder 와 Comparator의 동작원리를 이해한다.  ● FND와 7447 IC칩과의 상호관계에 대해서 이해한다.  ● 위의 사항등을 실제 Bread board에 구현하고 Test. 2. 실험결과  1) 실험 1 : 7483, 7485, 7447를 이용한 단일 FND 출력   
  • 페이지 6페이지
  • 가격 1,200원
  • 등록일 2013.07.23
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
7483IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7483의 12번 핀은 접지하며, 5번 핀은 +5V의 전압을 인가한다. 두 개의 입력 데이터 A(A4~A1)와 B(B4~B1)를 표와 같이 변화시키면서 출력 상태를 기록하여라. C0 A3 A2 A1 A0 B3 B2 B1 B0 C4 ∑4 ∑3 ∑2 ∑1 0 0
  • 페이지 7페이지
  • 가격 1,800원
  • 등록일 2013.12.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
7483 Full Adder를 이용하여 4비트 가산기 두 개로 가산 합을 BCD 코드로 나타내는 설계와 김성호 교수님 수업의 텀 프로젝트를 실험에서 직접 구현 해 보는 실험이였다. 그 중에 어느 하나를 골라야 하는데 고민을 많이 했다. 처음에 세그먼트를 구
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2011.07.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
7483 IC 4-비트 2진 가산기인 7483 IC는 4 개의 전가산기가 연쇄연결된 형태로 구성된다. 이 가 산기는 최우측 가산기에 입력되는 캐리 입력 C0가 있으며 최좌측 가산기의 출력으로 캐리 출력 C4가 있어서, 여러 개의 7483 칩을 연쇄연결하여, 4 × n 비
  • 페이지 10페이지
  • 가격 2,000원
  • 등록일 2010.05.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
7483 IC과 7486 IC을 함께 사용해서 감산기와 가산기를 구하는 회로 예측 : SUB입력이 0일 때와 1일 때가 달라진다. 0일 때는 가산기, 1일 때는 감산기다. 입력 A4,A3,A2,A1과 B4,B3,B2,B1을 입력하면 가산기일 때는(SUB가 0일 때) 2진수를 더해준다. 거기서 올
  • 페이지 6페이지
  • 가격 1,800원
  • 등록일 2014.04.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top