|
ry-out
- Overflow (1 if overflow occurs)
!!!주의:
1)반드시 gate level로 design 할 것(mux, decoder, … 등은 사용할 수 없음)
2)SimUaid를 사용하지 말고, LogicWorks나 그 이상의 기능을 가진 CAD를 사용할 것.
3)symbol을 이용한 계층적구조로 만들것
제출물 : 1) design 결
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2006.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Adder)
디코더(Decoder)
인코더(Encoder)
조합 논리회로(combinational logic circuit)
전가산기 (Full Adder)
디코더(Decoder)
인코더(Encoder)
순서 논리회로
입력값과 회로의 현재 상태에 따라 출력값 결정
기억능력 갖고 있음
플립플롭(flip-flop)
RS 플립플
|
- 페이지 18페이지
- 가격 0원
- 등록일 2010.04.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
binary 한글파일 설명 설계회로
계산기.cct
3.12MB
1개의 Hex Keybord로 입력값을 쉬프트레지스트에 따로따로 저장하는 방법.hwp……………2p
BCD to Binary설명.docx………………………………………………………………………………6p
control
|
- 페이지 32페이지
- 가격 5,000원
- 등록일 2013.12.28
- 파일종류 압축파일
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
2) ALU의 기능에 대해 설명하라.
① 캐리 없는 덧셈, 캐리 있는 덧셈/뺄셈
② 8비트 및 16비트의 1 증가, 8비트의 1 감소
③ BCD(Binary Coded Decimal) 10진 조정
④ 곱셈/나눗셈
⑤ AND, OR, XOR, 로테이트(rotate)
⑥ 바이트 컴플리먼트(1의 보수) 및 비트 컴
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
AND_AB;
assign Half_Sum = A ^ B;
assign AND_AB = A & B;
assign Sum = Half_Sum ^ Cin;
assign Cout = ( Half_Sum & Cin ) | AND_AB;
endmodule
- 2비트(X,Y)와 하위에서 넘어온 캐리와 함께 3비트를 덧셈하여 SUM, CARRY라는 출력을 만든다.
중간 출력을 wire( Half_Sum, AND_AB)로 지정하고 ass
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2005.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|