• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,365건

함수를 다시 한번 정리하면 -> 4. Simulink를 이용한 전달함수 입력과 결과(Respnse) 위의 블록도를 Simulink를 이용하여 그려보면 -> 각 값을 임의로 넣어보면 -> 이 값을 Va에 callback 의 lnit Fcn 에 링크시켜보면 -> 이 시뮬레이션을 실행시켜 보
  • 페이지 8페이지
  • 가격 1,500원
  • 등록일 2015.02.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
안드로이드 간단한 이미지 버튼 활용 예제 입니다. 소스파일.zip 첨부하였으니 수정후 학습 및 응용하여 과제로 사용해 보세요 Mainactivity.java main.xml 파일 2 1.29KB
  • 페이지 2페이지
  • 가격 2,100원
  • 등록일 2015.04.13
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
\t 지수함수 : e \n"); printf("지수계산 : E \t 종 료 : q \n\n"); printf("연산자를 입력하십시요 ? "); scanf("%s", &ch); 덧셈, 뺄셈, 곱셈, 나눗셈, 루트, 제곱, 싸인, 코싸인, 탄젠트, 로그, 상용로그, 지수함수, 지수계산 등이 가능한 계산기 프로그램
  • 페이지 10페이지
  • 가격 3,000원
  • 등록일 2006.05.30
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
강좌 페이지가 구현되어 있는데 용량상 파일 안에 동영상은 첨부를 하지 못했습니다 직접 구하셔서 파일명만 소스 코드에 맞게 바꿔주셔도 되구요~ 필요하신 분은 메일 주소나 코멘트 남겨주시면 언제든 보내드리도록 하겠습니다~ 
  • 페이지 6페이지
  • 가격 4,000원
  • 등록일 2011.03.11
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털 생산 시뮬레이션 데이터를 재사용하기 위하여 합성 환경의 개념을 도입하고 SEDRIS 기술을 이용하는 방법을 소개한다 SEDRIS의 복잡한 구조를 알기 쉽게 가시화한 브라우저 기능, 렌더링 기능 구현에 대해 기술한다. SEDRIS개념에 의거 합
  • 페이지 17페이지
  • 가격 2,500원
  • 등록일 2009.02.22
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
시뮬레이션 (1) 회로도 (2) 시뮬레이션 결과 (3) 실험 회로 (4) 1K Hz (5) 10K Hz (6) 100k Hz (7) 500k Hz 시뮬레이션 결과 JFET 회로는 반전 증폭기의 특성이 나타났는데 그래프 상으로 전압이득은 약 2.5로 나타났다. 그리고 이번에 실험하게 될 회로에 대해
  • 페이지 10페이지
  • 가격 1,300원
  • 등록일 2009.03.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
적으며, 이면 이다. 소스에 출력이 있으므로 입력 전압과 동상이다. ① 전압 이득 ② 입력 저항 입력 신호가 Gate에 공급되므로 입력 저항은 CS 증폭기와 같이 매우 높다. 여기에서, 이다. 1. 실험의 이론 2. 실험 결과 3. 결과 분석 및 고찰
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2010.08.31
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험기기 전원공급 장치 1대 Oscilloscope 1대 (2채널) Function generator 1대 (100Hz ~ 1MHz) JFET : K30A 저항 : 12kΩ 2개, 22kΩ 1개, 470kΩ 1개, 10kΩ 1개 커패시터 :0.1㎌ 2개, 10㎌ 1개 (전해) 4. 시뮬레이션 1. 목적 2. 이론 3. 실험기기 4. 시뮬레이션
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2005.10.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험을 반복하시오. = 1 = 10 = 50 = 100 → 5.3실험 실험결과 = 35 Pspice = 40 → 5.4실험 = 1.0ms 정상편차 = → 5.5실험 = 1 = 10 = 50 = 100 → 5.6실험 = 1일 때, 정상편차 = = 10일 때, 정상편차 = = 50일 때, 정상편차 = = 100일 때, 정상편차 = → 5.7실험 = 1일 때,
  • 페이지 8페이지
  • 가격 9,660원
  • 등록일 2014.05.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 과정 - 소스 공통 증폭기> 7. 오른쪽 회로를 접속한다. VDD를 +15V로 조정한다. 정현파 발생기의 출력을 1000Hz에서 최소로 조정한다. 8. 오실로스코프로 출력 신호 Vout을 모니터한다. 이때 일그러짐 없는 최대 출력 신호가 얻어질 때까지 입
  • 페이지 6페이지
  • 가격 1,400원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top