|
설계하는 소위 게이트 레벨 설계는 대상회로의 규모가 커지면 전체의 동작상태를 파악하거나 일시에 시뮬레이션 하기가 어려워진다. 그러므로 대상규모가 큰 회로의 설계는 HDL을 이용하여 게이트 레벨보다 추상도가 높은 기능 및 동작 레벨
|
- 페이지 36페이지
- 가격 2,000원
- 등록일 2007.01.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Level, Layout Level의 과정을 거쳐 하나의 SOC를 제작하는 것이 주 내용이 될 것이다. sep.1weeks C를 통한 알고리즘 구현
spp.4weeks Verilog HDL을통한 RTL LEVEL 구현
oct.1weeks Design Compiler를 통한 Gate LEVEL 구현 및 SOC chip design
nov.3weeks Backend 설계, 평가
|
- 페이지 37페이지
- 가격 3,000원
- 등록일 2018.10.24
- 파일종류 아크로벳(pdf)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Ⅱ. 관련 연구
Ⅲ. CBR HDTV TS 패킷 전송을 위한 새로운 메카니즘의 제안
Ⅳ. 전송단 및 수신단의 하드웨어 구현
Ⅴ. VHDL을 이용한 회로 설계 및 검증
Ⅵ. FPGA를 통한 기능 검증
Ⅶ. 결론
|
- 페이지 12페이지
- 가격 2,300원
- 등록일 2002.11.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
및 슬롯
7. 블루투스의 물리링크
8. 블루투스의 패킷 전송
9. 블루투스 에러정정
10. 블루투스의 인증과 암호화
11. 블루투스 연결
12. 블루투스 응용분야
-본론 2 - 블루투스 설계 및 검증
1. 블루투스의 설계
2. Block Design & Implementat
블루투스 투스, bluetooth 디지털설계, [디지털설계] 블루투스에 대하여(규격,구조,연결형태,주파수,에러정정,인증,연결,응용분야,설계 등등),
|
- 페이지 25페이지
- 가격 3,000원
- 등록일 2008.11.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
예비레포트를 통해 과 의 위상 차이 변화에 따른 XOR를 이용한 위상 검출기의 특성을 파악하였고, 위상 제어 루프 회로를 설계하여 중요 단의 파형을 보았을 때 두 신호의 위상이 다를 때 위상 검출기의 파형은 변하게 되고 이에 따라 출력 전
|
- 페이지 11페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|