|
display decoder is not allowed to use for this project.
* 2-bit 곱셈기 회로 동작모습 2-bit by 2-bit multiplier
1. Truth Table (2-bit by 2-bit signed number multiplier)
2.K-map(부호, outputs)
3. seven-segment truth table
4.k-map(seven-segment )
* 출력회로도
* waveform
*검토.
|
- 페이지 10페이지
- 가격 1,500원
- 등록일 2010.01.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
2bit * 2bit 곱셈기 설계과정 및 결과
ppt형식으로 제작
페이지수 15페이지
orcad를 이용한 회로설계 및 결과도출 1.전반적인 회로구상
2.truth table
3.k-map을 이용한 축소
4.orcad를 이용한 회로설계
5.결과그래프 및 수치
|
- 페이지 15페이지
- 가격 2,000원
- 등록일 2008.12.26
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
code converter
교재에 나온 진리표를 참고하여 K-map을 그리면 다음과 같다.
따라서 출력은 다음과 같다.
[열심문제 3.2] BCD to 2421 code converter
진리표로부터 4개의 K-map을 만들면 다음과 같다.
정리하면...
[열심문제 3.3] 4비트 바이너리 to BCD converter
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2011.12.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
시스템을 만든다
-추진 전략 3 :용도에 따라 별도의 K-Map을 구성한다
-추진 전략 4 :K-Map은 규정된것이 아니다.
언제든지 사용자들의 필요에 의해 변화하여야 한다
-평가 및 포상 제도
* ppt 파일로 구성되어 있습니다.
|
- 페이지 25페이지
- 가격 3,000원
- 등록일 2003.01.21
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
들었다. K-map에서 1을 묶기 용이해 SOP(Sum of Product) 방식을 택했다.
1) a, d, e = x0y0 + x1x0’y1y0’
2) b = 0
3) c = x1x0y0 + x0y1y0’
4) f = x0y0 + x1x0y0 + x0y1y0’
5) g = x0y0 + x1’x0’ + y1’y0’
6) h = x1’x0’ + y1’y0’ + x1’y1’ + x1y1
6. 회로 설계
Cost 수는 19(Gate의
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2019.07.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|