|
논리합으로 둘 중 하나라는 식으로 동작하는데, 두 개의 입력 중 홀수개의 1이 입력이 된 경우 출력이 1, 짝수 개의 1또는 0이 입력된 경우 출력이 0이다.
3. 참고문헌
1) 논리회로, 임황빈, 2011
2) 디지털공학개론, 평생교육원 1.5가지 Standard
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2023.06.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식의 표현
4) 2입력 논리식을 구성하기 위한 2입력 게이트의 조합
5) 3입력 논리회로와 2입력 논리회로의 설계 도식
6) 전파 지연의 정의 및 입력에서 출력으로의 변화 과정 설명
7) 전파 지연이 회로 성능에 미치는 영향과 그 중요성
8)
|
- 페이지 6페이지
- 가격 3,000원
- 등록일 2025.04.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
0과 1의 2진부호를 조합해서 나타낼 수가 있으며, 논리대수를 기초로 한 기본 논리회로의 조합 등에 의해서 설계자가 바라는 동작을 한다.) 활용 범위( PCM_펄스 코드 모듈레이션: 펄스부호변조 등의 통신분야, 공작기계수치제어 등의 제어분야,
|
- 페이지 6페이지
- 가격 1,600원
- 등록일 2013.06.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로이다.
3. NOT 게이트
하나의 입력과 출력을 가지며, 논리적 부정을 나타내는 논리 게이트를 말하며, NOT개이트의 논리식은 다음과 같이 된다. Y = A
T시 IC로 NOT 게이트는 7404형과 7405형이 있다
A
B
0
1
1
0
*인버터(INVERTER)의 기본개념
2진수의
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.06.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리곱이나 논리합회로)의 개수가 크게 영향을 주기때문에 가산기에서 이 단수를 고찰해 보자.
위의 반가산기는 입력 A와 B로부터 출력 S까지의 기본 논리소자의 단수는 2이고, 출력 C까지의 기본 논리소자의 단수는 1이다. (일반적으로 NOT은
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 : 어느 한쪽이 입력이라도 "1"이면 출력이 "1"인 회로
③ NOT 회로 : 입력 내용과 반대인 출력이 나오는 회로
④ NAND 회로 : AND 회로 결과에 NOT 회로를 접속한 회로
⑤ NOR 회로 : OR 회로 결과에 NOT 회로를 접속한 회로
⑥ 배타적 논리합 회로 :
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2006.09.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로이다.
입력변수 x,y의 차를 D, 빌려오는 수를 B라고 하면 아래와 같은 진리표를 작성할 수 있다.
회로는 다음과 같다.
반감산기 논리회로는 반가산기와 비교해보면 NOT게이트만 더 추가되었다는걸 볼 수 있다.
아래 사진은 실습시간에 만든
|
- 페이지 9페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로에서의 드모르간의 법칙은 OR과 AND이 완전히 독립되어 성립하는 것이 아니라 부정(NOT)을 조합시켜서 상호교환이 가능하도록 하는 중요한 정리로서 논리적 교합의 구성상 필수적인 성질의 것이다. 드모르간의 법칙은 논리식을 간단하
|
- 페이지 7페이지
- 가격 9,660원
- 등록일 2014.05.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 회로
C
J
K
Qn+1
비고
1
0
0
이전상태
불변
1
0
1
0
리셋
1
1
0
1
세트
1
1
1
반대상태
보수
진리표
출력 상태
입력이 동시에 1 일 때 FF은 시각펄스 C에 의해 출력 상태를 반전하는데 FF2는 시각 펄스 C 가 아직 0 레벨이므로 이전 상태 계속 유지
시각
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2005.05.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
NOT 게이트를 거쳐 1 이므로 앞 래치의 출력 값으로 뒤 래치의 출력이 고정된다.
논리회로
타이밍도
JK 플립플롭
- 74LS73, 74LS76은 Dual JK M/S Flip-Flop이다.
< 플립플롭 (Flip-Flop) >
- 보통 기본형 플립플롭이나 래치도 플립플롭이라고 하지만 원칙
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2005.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|