• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,755건

downto 0); end if; end if; end process; end Behavioral; (2)Booth 곱셈기 library IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_signed.ALL; entity booth_multiplier is --승수, 피승수 및 출력의 길이 저장 generic (m_plicand_width : integer :=8; m_plier_width : integer :=8; output_width : integer
  • 페이지 19페이지
  • 가격 1,500원
  • 등록일 2014.06.23
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
X"17" => lcd_db <="00100000"; when X"18" => lcd_db <="00100000"; when X"19" => lcd_db <="00100000"; when X"1A" => lcd_db <="00100000"; when X"1B" => lcd_db <="00100000"; when X"1C" => lcd_db <="00100000"; when X"1D" => lcd_db <="00100000"; when X"1E" => l
  • 페이지 27페이지
  • 가격 2,000원
  • 등록일 2014.06.23
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
gic; G, P, Sum : out std_logic); end component; component Lookahead_carry_generator port(G, P : in std_logic_vector (3 downto 0); Ci : in std_logic; m : in std_logic; C : out std_logic_vector (4 downto 1); PG, GG : out std_logic); end component; begin B_sig(0) <= B(0) Xor m; B_sig(1) <= B(1) X
  • 페이지 17페이지
  • 가격 1,500원
  • 등록일 2014.06.23
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
'0'; SEG2_COM2 <='1'; output (6 downto 0) <= "1111101"; when x"7" => SEG2_COM3 <= '0'; SEG2_COM2 <='1'; output (6 downto 0) <= "0000111"; when x"8" => SEG2_COM3 <= '0'; SEG2_COM2 <='1'; output (6 downto 0) <= "1111111"; when x"9" => SEG2_COM3 <= '0'; SEG2_COM2 <
  • 페이지 11페이지
  • 가격 1,500원
  • 등록일 2014.06.23
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
f door_lock_mod_tb is component door_lock port ( clk : in std_logic; rst : in std_logic; ps_start : in std_logic; ps_end : in std_logic; ps_mod : in std_logic; ps_num : in std_logic_vector (3 downto 0); door_open : out std_logic; alarm : out std_logic ); end component; signal clk : std_logic; signa
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2014.02.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
f door_lock_mod_tb is component door_lock port ( clk : in std_logic; rst : in std_logic; ps_start : in std_logic; ps_end : in std_logic; ps_mod : in std_logic; ps_num : in std_logic_vector (3 downto 0); door_open : out std_logic; alarm : out std_logic ); end component; signal clk : std_logic; signa
  • 페이지 13페이지
  • 가격 2,300원
  • 등록일 2014.03.27
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
quency가 유리수가 아닐 때 샘플을 취한다. 여기서 주기는 4π로 한다. 그렇기 때문에 여기서 π는 유리수가 아니기 때문에 round를 이용하여 근사한 정수 값으로 대체하여 표현한다. 결론 및 분석 이번 실험은 아날로그 신호를 어떻게 샘플링 하는
  • 페이지 4페이지
  • 가격 1,300원
  • 등록일 2014.05.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
izer; architecture behave of string_recognizer is -- Xilinx에서 입력을 클럭 신호와 같은 방식으로 사용하기 위해 IBUF component 사용 component IBUF port(O : out std_ulogic; I : in std_ulogic); end component; --내부 신호 및 상태 스트링 선언 type st_str is (s0, s1, s2, s3, s4, s5);
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2014.06.23
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
 1. 개요 2. 디자인 3. 결론 4. 느낀점
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2014.06.23
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
6. 논의 사항 1) Booth 알고리듬과 일반 shift and add 알고리듬의 차이점을 논하시오. 일반 shift and add algorithm은 곱셈을 수행하는데 있어서 시프트-더하기 곱셈 알고리즘이 항상 제대로 동작하지 않는다. 특히 하나 또는 두 개의 오퍼랜드가 음수
  • 페이지 9페이지
  • 가격 2,300원
  • 등록일 2014.05.20
  • 파일종류 워드(doc)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top