|
>
<DIE 신호 출력기>
(3) 이론
Counter
ROM
분주기
DEMUX / MUX
Shift register
Flip flop
Decoder
BCD to 7 seg.
Shift Reg.
(4) 기타 사항
- 업무부담, 개발기간, 사용된 부품, 프로그램 등, 비용 - 서론
- 본론
- 결론
- 참고문헌
- 프로젝트 후기
|
- 페이지 7페이지
- 가격 3,300원
- 등록일 2013.07.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 2개의 D플립플롭으로 구성된 순서논리회로의 입력방정식이 다음과 같을 때 상태표, 상태도, 논리회로도를 작성하시오(단, X, Y는 입력이고 Z는 출력이다.) ※교재 6장(주관식문제 3번-교재 p254)
※교재 7장(주관식문제 6번-교재 p299)
※교
|
- 페이지 6페이지
- 가격 3,000원
- 등록일 2020.11.19
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
6. 논의 사항
1) Booth 알고리듬과 일반 shift and add 알고리듬의 차이점을 논하시오.
일반 shift and add algorithm은 곱셈을 수행하는데 있어서 시프트-더하기 곱셈 알고리즘이 항상 제대로 동작하지 않는다. 특히 하나 또는 두 개의 오퍼랜드가 음수
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2014.05.20
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로에 의해 통제되는데, 게이트 회로는 다시 각 연산
코드에 대해 특별한 알고리즘이나 순서를 사용하는 순차 논리 장치에 의해 통제된다.
연산장치 내에서 곱셈이나 나눗셈은 일련의 덧셈이나 뺄셈 그리고 자릿수를 이동하는
방법(shift) 등
|
- 페이지 13페이지
- 가격 2,300원
- 등록일 2012.04.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 전가산기라 한다. 전가산기는 Ai 및 Bi와 전단에서 넘어온 자리올림수 Ci(Carry-in)의 세 입력을 더하여 합 Si(Sum)와 자리올림수 Ci+1(Carry-out)을 발생한다. 전가산기를 위한 진리표는 표2와 같이 된다. 이를 간략화하면 다음과 같은 논리식으
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2010.05.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
, 주의를 더 산만하게 할 수도 있다. 그러므로 이를 활용하되, 너무 의존한 수업전개는 가급적 지양한다. Ⅰ. 교과 개관 -------------------------- 2
Ⅱ. 본시 학습 단원 ---------------------- 3
Ⅲ. 본시 교수(디지털 논리회로) 학습 지도안 --- 5
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2009.05.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1.Definition of VHDL
2.What & Why HDL?
3.HDL의 종류
4.VHDL’s History
5.Benefits of VHDL
6.Design Automation
7.디지털 논리회로의 설계환경 변천
8.Design Flow
개발환경의 이해 및 실습 - 강의순서
1.Design Entry
2.Project Compilation
3.Project Simulation
4.Device Programming
|
- 페이지 56페이지
- 가격 3,000원
- 등록일 2006.09.25
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
TTL(Transistor Transistor Logic)
TTL의 특징
가장 많이 사용, 가격 저렴, 동작속도가 빠르다.
팬 아웃(fan-out)이 많이 얻어진다
출력 임피던스도 낮아 현재 가장 품종이 풍부하고 널리 사용됨.
전력 소비의 점에서 LS-TTL등으로 대치
멀티 이미터 회로
|
- 페이지 20페이지
- 가격 1,000원
- 등록일 2003.12.10
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
.
DISCUSSION
·transition time은 10%에서 90%까지 움직이기 위한 digital 신호가 요구되는 시 간이다.
·propagation time은 입력이 50%, 출력이 50% 교차되었을 때 사이에서의 시간이 다. 1.UNIT OBJECTIVE
2.UNIT FUNDAMENTALS
3.NEW TERMS AND WORDS
4.DISCUSSION
|
- 페이지 4페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
gate의 연산 결정
DISCUSSION
OR gate의 출력은 어떤 입력이 high일 때 high이다.
NOR gate의 출력은 어떤 입력이 high일 때 low이다.
high input은 OR 또는 NOR gate에서 불가능할 것이다.
low input은 OR 또는 NOR gate에서 가능할 것이다.
OR/NOR gate 출력은 서로 보완적
|
- 페이지 2페이지
- 가격 800원
- 등록일 2001.06.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|